虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

硬件描述<b>语言</b>

  • 介绍了3DES加密算法的原理并详尽描述了该算法的FPGA设计实现。采用了状态机和流水线技术

    介绍了3DES加密算法的原理并详尽描述了该算法的FPGA设计实现。采用了状态机和流水线技术,使得在面积和速度上达到最佳优化;添加了输入和输出接口的设计以增强该算法应用的灵活性。各模块均用硬件描述语言实现,最终下载到FPGA芯片Stratix EP1S25F780C5中。

    标签: 3DES FPGA 加密算法 算法

    上传时间: 2016-07-01

    上传用户:lz4v4

  • 1.有三根杆子A,B,C。A杆上有若干碟子 2.每次移动一块碟子,小的只能叠在大的上面 3.把所有碟子从A杆全部移到C杆上 经过研究发现

    1.有三根杆子A,B,C。A杆上有若干碟子 2.每次移动一块碟子,小的只能叠在大的上面 3.把所有碟子从A杆全部移到C杆上 经过研究发现,汉诺塔的破解很简单,就是按照移动规则向一个方向移动金片: 如3阶汉诺塔的移动:A→C,A→B,C→B,A→C,B→A,B→C,A→C 此外,汉诺塔问题也是程序设计中的经典递归问题

    标签: 移动 发现

    上传时间: 2016-07-25

    上传用户:gxrui1991

  • 本文主要分析了FIR数字滤波器的基本结构和硬件构成特点,简要介绍了FIR滤波器实现的方式优缺点 结合Altera公司的Stratix系列产品的特点,以一个基于MAC的8阶FIR数字滤波器的设计为例,给

    本文主要分析了FIR数字滤波器的基本结构和硬件构成特点,简要介绍了FIR滤波器实现的方式优缺点 结合Altera公司的Stratix系列产品的特点,以一个基于MAC的8阶FIR数字滤波器的设计为例,给出了使用Verilog硬件描述语言进行数字逻辑设计的过程和方法,并且在QuartusⅡ的集成开发环境下编写HDL代码,进行综合 利用QuartusⅡ内部的仿真器对设计做脉冲响应仿真和验证。

    标签: FIR Stratix Altera MAC

    上传时间: 2017-01-24

    上传用户:Miyuki

  • 文章介绍了系统的硬件电路原理与具体实现方法

    文章介绍了系统的硬件电路原理与具体实现方法,其中主要包括载波恢 复电路,PN 码捕获电路和跟踪电路,并针对Xilinx 公司FPGA 的特点,对各电 路的实现进行优化设计,在不影响系统稳定性和精度的前提下,减少硬件资源 消耗,提高硬件利用率。设计利用Verilog 硬件描述语言完成,通过后仿真验证 电路正确性,并给出综合结果。

    标签: 硬件 电路原理 实现方法

    上传时间: 2013-12-09

    上传用户:zq70996813

  • 将魔王的语言抽象为人类的语言:魔王语言由以下两种规则由人的语言逐步抽象上去的:α-〉β1β2β3…βm ;θδ1δ2…-〉θδnθδn-1…θδ1 设大写字母表示魔王的语言

    将魔王的语言抽象为人类的语言:魔王语言由以下两种规则由人的语言逐步抽象上去的:α-〉β1β2β3…βm ;θδ1δ2…-〉θδnθδn-1…θδ1 设大写字母表示魔王的语言,小写字母表示人的语言B-〉tAdA,A-〉sae,eg:B(ehnxgz)B解释为tsaedsaeezegexenehetsaedsae对应的话是:“天上一只鹅地上一只鹅鹅追鹅赶鹅下鹅蛋鹅恨鹅天上一只鹅地上一只鹅”。(t-天d-地s-上a-一只e-鹅z-追g-赶x-下n-蛋h-恨)

    标签: 语言 抽象 字母

    上传时间: 2013-12-19

    上传用户:aix008

  • 【问题描述】 在一个N*N的点阵中

    【问题描述】 在一个N*N的点阵中,如N=4,你现在站在(1,1),出口在(4,4)。你可以通过上、下、左、右四种移动方法,在迷宫内行走,但是同一个位置不可以访问两次,亦不可以越界。表格最上面的一行加黑数字A[1..4]分别表示迷宫第I列中需要访问并仅可以访问的格子数。右边一行加下划线数字B[1..4]则表示迷宫第I行需要访问并仅可以访问的格子数。如图中带括号红色数字就是一条符合条件的路线。 给定N,A[1..N] B[1..N]。输出一条符合条件的路线,若无解,输出NO ANSWER。(使用U,D,L,R分别表示上、下、左、右。) 2 2 1 2 (4,4) 1 (2,3) (3,3) (4,3) 3 (1,2) (2,2) 2 (1,1) 1 【输入格式】 第一行是数m (n < 6 )。第二行有n个数,表示a[1]..a[n]。第三行有n个数,表示b[1]..b[n]。 【输出格式】 仅有一行。若有解则输出一条可行路线,否则输出“NO ANSWER”。

    标签: 点阵

    上传时间: 2014-06-21

    上传用户:llandlu

  • ABEL硬件程序设计

    硬件描述语言(英文: Hardware Description Language ,简称: HDL )是电子系统硬件行为描述、结构描述、数据流描述的语言。利用这种语言,数字电路系统的设计可以从顶层到底层(从抽象到具体)逐层描述自己的设计思想,用一系列分层次的模块来表示极其复杂的数字系统。然后,利用电子设计自动化( EDA )工具,逐层进行仿真验证,再把其中需要变为实际电路的模块组合,经过自动综合工具转换到门级电路网表。接下去,再用专用集成电路 ASIC 或现场可编程门阵列 FPGA 自动布局布线工具,把网表转换为要实现的具体电路布线结构

    标签: abel 硬件 FPGA

    上传时间: 2021-12-24

    上传用户:zhanglei193

  • Verilog硬件描述语言参考手册

    本书主要介绍FPGA Verilog语言,轻松入门Verilog语言能力。

    标签: verilog

    上传时间: 2022-03-29

    上传用户:

  • SystemVerilog语言简介,基本语法都有了

    SystemVerilog 语言简介SystemVerilog是一种硬件描述和验证语言(HDVL),它基于IEEE 1364-2001Verilog硬件描述语言(HDL),并对其进行了扩展,包括扩充了C语言数据类型、结构、压缩和非压缩数组、接口、断言等等,这些都使得SystemVeri1og在一个更高的抽象层次上提高了设计建模的能力。SystemVerilog由Acce11era开发,它主要定位在芯片的实现和验证流程上,并为系统级的设计流程提供了强大的连接能力。下面我们从几个方面对SystemVerilog所作的增强进行简要的介绍,期望能够通过这个介绍使大家对SystemVerilog有一个概括性的了解。1.接口(Interface)Verilog模块之间的连接是通过模块端口进行的。为了给组成设计的各个模块定义端口,我们必须对期望的硬件设计有一个详细的认识。不幸的是,在设计的早期,我们很难把握设计的细节。而且,一旦模块的端口定义完成后,我们也很难改变端口的配置。另外,一个设计中的许多模块往往具有相同的端口定义,在Verilog中,我们必须在每个模块中进行相同的定义,这为我们增加了无谓的工作量。

    标签: systemverilog

    上传时间: 2022-07-01

    上传用户:得之我幸78

  • 基于DSP和FPGA的异步电机矢量控制系统的研究.rar

    矢量控制作为一种先进的控制策略,是在电机统一理论、机电能量转换和坐标变换理论的基础上发展起来的,具有先进性、新颖性和实用性的特点。它是以交流电动机的双轴理论为依据,将定子电流矢量分解为按转子磁场定向的两个直流分量:一个分量与转子磁链矢量重合,称为励磁电流分量;另一个分量与转子磁链矢量垂直,称为转矩电流分量。通过控制定子电流矢量在旋转坐标系的位置及大小,即可控制励磁电流分量和转矩电流分量的大小,实现像直流电动机那样对磁场和转矩的解耦控制。本文研究的是以TMS320LF2407ADSP和FPGA为控制核心的矢量控制变频调速系统。 分析了脉宽调制和矢量控制的原理与实现方法,从而建立了异步电动机的数学模型。对于矢量控制,分析了矢量控制的基本原理和控制算法,推导了三相坐标系、两相静止与旋转坐标系下的电机基本方程和矢量控制基本公式。同时在进行相应的坐标变换以后,得到了间接磁场定向型变频调速系统的矢量控制图,并结合TMS320LF2407ADSP完成了具体的实现方法,根据矢量控制的基本原理,设计了一种基于DSP和FPGA的SVPWM冗余系统。 在硬件方面,以TMS320LF2407ADSP和EP1C12Q240FPGA为控制器,两者之间通过双口RAMIDT7130完成数据的交换,并能在一方失控时另一方立即产生SVPWM波形。同时完成无线遥控、速度给定、数据显示以及电流、速度检测和保护等功能,也对变频调速系统的主电路、电源电路、FPGA配置电路、无线遥控电路、LCD显示电路、保护电路、电流和转速检测电路作了简单的介绍。在软件方面,给出了基于DSP的矢量控制系统软件流程图,并用C语言进行了编程。用硬件描述语言Verilog对FPGA进行了编程,并给出了相关的仿真波形。MATLAB仿真结果表明,本文研究的调速系统的矢量控制算法是成功的,并实现了对电机的高性能控制。

    标签: FPGA DSP 异步电机

    上传时间: 2013-07-09

    上传用户:jogger_ding