虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

硬件描述<b>语言</b>

  • 1. 下列说法正确的是 ( ) A. Java语言不区分大小写 B. Java程序以类为基本单位 C. JVM为Java虚拟机JVM的英文缩写 D. 运行Java程序需要先安装JDK

    1. 下列说法正确的是 ( ) A. Java语言不区分大小写 B. Java程序以类为基本单位 C. JVM为Java虚拟机JVM的英文缩写 D. 运行Java程序需要先安装JDK 2. 下列说法中错误的是 ( ) A. Java语言是编译执行的 B. Java中使用了多进程技术 C. Java的单行注视以//开头 D. Java语言具有很高的安全性 3. 下面不属于Java语言特点的一项是( ) A. 安全性 B. 分布式 C. 移植性 D. 编译执行 4. 下列语句中,正确的项是 ( ) A . int $e,a,b=10 B. char c,d=’a’ C. float e=0.0d D. double c=0.0f

    标签: Java A. B. C.

    上传时间: 2017-01-04

    上传用户:netwolf

  • 基于FPGA的多路E1反向复用传输芯片的设计与实现

    随着电信数据传输对速率和带宽的要求变得越来越迫切,原有建成的网络是基于话音传输业务的网络,已不能适应当前的需求.而建设新的宽带网络需要相当大的投资且建设工期长,无法满足特定客户对高速数据传输的近期需求.反向复用技术是把一个单一的高速数据流在发送端拆散并放在两个或者多个低速数据链路上进行传输,在接收端再还原为高速数据流.该文提出一种基于FPGA的多路E1反向复用传输芯片的设计方案,使用四个E1构成高速数据的透明传输通道,支持E1线路间最大相对延迟64ms,通过链路容量调整机制,可以动态添加或删除某条E1链路,实现灵活、高效的利用现有网络实现视频、数据等高速数据的传输,能够节省带宽资源,降低成本,满足客户的需求.系统分为发送和接收两部分.发送电路实现四路E1的成帧操作,数据拆分采用线路循环与帧间插相结合的方法,A路插满一帧(30时隙)后,转入B路E1间插数据,依此类推,循环间插所有的数据.接收电路进行HDB3解码,帧同步定位(子帧同步和复帧同步),线路延迟判断,FIFO和SDRAM实现多路数据的对齐,最后按照约定的高速数据流的帧格式输出数据.整个数字电路采用Verilog硬件描述语言设计,通过前仿真和后仿真的验证.以30万门的FPGA器件作为硬件实现,经过综合和布线,特别是写约束和增量布线手动调整电路的布局,降低关键路径延时,最终满足设计要求.

    标签: FPGA 多路 传输 片的设计

    上传时间: 2013-07-16

    上传用户:asdkin

  • 可重构FPGA通讯纠错进化电路及其实现

    ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.

    标签: FPGA 可重构 通讯 纠错

    上传时间: 2013-07-01

    上传用户:myworkpost

  • SystemC片上系统设计的源代码: 书籍介绍: SystemC是被实践证明的优秀的系统设计描述语言

    SystemC片上系统设计的源代码: 书籍介绍: SystemC是被实践证明的优秀的系统设计描述语言,它能够完成从系统到门级、从软件到硬件、从设计到验证的全部描述。SystemC 2.01已作为一个稳定的版本提交到IEEE,申请国际标准。 本书为配合清华大学电子工程系SystemC相关课程的教学而编写。全书分9章,内容包括:硬件描述语言的发展史;SystemC出现的历史背景和片上系统设计方法学概述;SystemC的基本语法;SystemC的寄存器传输级设计和SystemC的可综合语言子集,以及根据作者设计经历归结的RTL设计准则和经验;接口、端口和通道等SystemC行为建模实例——片上总线系统;SystemC与VHDL/Verilog HDL的比较;SystemC的验证标准和验证方法学;SystemC开发工具SystemC_win、WaveViewer等,以及使用MATLAB进行SystemC算法模块的验证。每一章都精心编写了课后习题以配合教学的需要。 本书可作为大学电子设计自动化(EDA)相关课程教材,也可供电子工程技术人员作为SystemC设计、应用开发的技术参考书。本书丰富的实例源代码特别适合初学者根据内容实际运行、体会,举一反三,以掌握SystemC进行应用系统设计。

    标签: SystemC 片上系统 源代码 书籍

    上传时间: 2014-11-29

    上传用户:qoovoop

  • C程序设计语言于1978年出了第一版

    C程序设计语言于1978年出了第一版,此后,计算机世界经历了一场革命,C语言也有了合理的变化。1988年美国国家标准学会就C语言的主义制订出了ANSI C标准。本书第二版就是按这个标准来描述C语言的。全书八章,分别分:1.指导性绪论;2.数据类型、运算符与表达式;3.控制流;4.函数与结构;5.指针与数组;6.结构;7.输入输出;8.UNIX系统界面。书后附录为:A.参考手册;B.标准库;C.语言

    标签: 1978 C程序设计 语言

    上传时间: 2014-01-10

    上传用户:tuilp1a

  • 使用VHDL语言描述AD0809芯片功能

    使用VHDL语言描述AD0809芯片功能,实现芯片的硬件描述

    标签: VHDL 0809 AD 语言

    上传时间: 2016-12-19

    上传用户:huangld

  • VHDL是由美国国防部为描述电子电路所开发的一种语言

    VHDL是由美国国防部为描述电子电路所开发的一种语言,其全称为(Very High Speed Integrated Circuit) Hardware Description Language。 与另外一门硬件描述语言Verilog HDL相比,VHDL更善于描述高层的一些设计,包括系统级(算法、数据通路、控制)和行为级(寄存器传输级),而且VHDL具有设计重用、大型设计能力、可读性强、易于编译等优点逐渐受到硬件设计者的青睐。但是,VHDL是一门语法相当严格的语言,易学性差,特别是对于刚开始接触VHDL的设计者而言,经常会因某些小细节处理不当导致综合无法通过。为此本文就其中一些比较典型的问题展开探讨,希望对初学者有所帮助,提高学习进度。

    标签: VHDL 美国 电子电路 语言

    上传时间: 2017-02-18

    上传用户:nanshan

  • VIP专区-单片机源代码精选合集系列(35)

    eeworm.com VIP专区 单片机源码系列 35资源包含以下内容:1. PIC单片机C语言程序设计实例精粹.rar2. Verilog HDL硬件描述语言.pdf3. 51单片机原理.doc4. AVR单片机C语言程序设计实例精粹.rar5. 16点阵字库的字模提取软件.rar6. 静态数码管优化.zip7. 十天学会单片机实例100.docx8. 最全面DS18B20中文资料.pdf9. 基于单片机的智能小车的设计与制作.pdf10. 技术报告-PWM电机测控.doc11. LY-51S V2.1开发板说明书.pdf12. 16矩阵键盘—在5110液晶显示.zip13. 几种基于单片机的数字频率测量仪的设计.pdf14. 模拟数字电路硬件基础.pdf15. Zimo21 (字模提取软件).exe16. C语言条件编译.pdf17. 怎么样学好AVR单片机方法详解.pdf18. Keil库.PDF19. AD0809在单片机中的应用.pdf20. AVR单片机在线编程下载线电路图及HEX文件.zip21. 红外空调遥控器的设计.doc22. 基于uPSD3200的人机对话设计方案.pdf23. 基于MSP430的低频功率放大器设计.pdf24. 本科课程设计(单片机最小系统).doc25. 《AVR单片机C语言程序设计实例精粹》素材.rar26. 基于MSP430F149的触摸手写程序.zip27. 基于plc电动机正反转故障保护系统设计.doc28. 基于PLC的电动机故障保护系统设计-论文例文.doc29. (1小时学会C语言51单片机)C语言入门教程.doc30. 2012TI杯元器件清单详细参数.docx31. 51MCU中断和定时计数系统的工作原理.rar32. 2012黑龙江省赛区TI杯竞赛题.pdf33. 《RTX51中英文版》KEIL RTX51实时操作.rar34. 2012TI杯电子设计大赛 元件清单.doc35. 4×4矩阵键盘的工作原理.doc36. 单片机电路常识及设计经验.rar37. 51单片机定时器初值计算器.rar38. 单片机最基础的应用.docx39. 自制风扇调速系统电路图(原图下载).rar40. 51单片机串行口初值计算器.rar41. 51单片机串口通信实例.doc42. CortexM3_TRM.pdf43. 终极串口调试软件.rar44. 手把手教你学单片机C语言单片机开发教程.pdf45. CortexM3_Errata.pdf46. 单片机综合实例.ppt47. 低功耗数据采集系统的USB接口设计.pdf48. CoreSight_TRM_extract.pdf49. PIC单片机系统结构.ppt50. 基于Proteus的单片机外围硬件电路仿真.rar51. ARMv7M_Ref.pdf52. 单片机开发流程.ppt53. 基于Proteus软件的单片机仿真教学.rar54. 《C51单片机及C语言知识点必备秘籍》电子发烧友网创新系列电子书.rar55. 单片机常用外围设备接口电路.rar56. msp430+dypme007.rar57. 温湿度传感器AM2301.rar58. 74hc595(8位串行输入平行输入移位缓存器).pdf59. 基于MSP430的超声波测距.rar60. ME007+msp430.rar61. 电子工程师岗位职责.doc62. 单片机课——MCS-51+单片机的硬件结构件.rar63. 受控正弦信号发生器(B题).doc64. 汇编矩阵键盘扫描原理.docx65. MSP430入门教程.pdf66. 学习单片机总结宝典.pdf67. 数显温度万年历.rar68. LCD_BUS4 lcd1602四线传输.rar69. 128x64图形点阵型LCD-4X8C显示.doc70. 十天学会单片机__完整版.ppt71. 51单片机C语言全新教程(学习单片机的好资料)..pdf72. led点阵中国地图.rar73. 80C51单片机硬件和软件学习.pdf74. 8X8_LED点阵显示原理与编程技术.doc75. 十天学会单片机实例100.pdf76. 16f877sl datasheet.pdf77. 超声波测距详细资料.pdf78. DS1B20时序说明.pdf79. 51单片机+DS18B20+NRF24L01+LCD1602无线温度传感——C代码公布.wps80. 基于两个单片机串行通信的电子密码锁资料.rar81. DA转换信号发生器.rar82. STC11F系列单片机使用手册.pdf83. 基于MSP430G2211实现的多路电源开关控制器(秦臻).ppt84. 超声波与人体感应各种中文资料精华打包.zip85. AVR单片机熔丝位设置详细知识文档.docx86. 单片机C51串口中断接收和发送测试例程.pdf87. Keil中文版.rar88. PIC-图解入门.pdf89. 51单片机C语言程序设计源代码.docx90. 周立功写给学单片机的年轻人.doc91. AVR入门书籍推荐.docx92. 超声波测距仪的设计方案.pdf93. 51单片机步进电机正反转停止实验.docx94. MSP430F4152中文资料—ADC.doc95. 单片机小精灵(软件).zip96. 51单片机步进电机加速减速匀速演示.docx97. LED编码器.zip98. 51单片机实验指导.rar99. PIC系列单片机的开发技术.pdf100. 单片机技术使用教程.rar

    标签: 电磁场 数值计算 电磁铁

    上传时间: 2013-08-05

    上传用户:eeworm

  • 基于FPGA的MCS51核的VHDL语言设计与实现.rar

    本文以研究嵌入式微处理器为主,自主地设计了能够运行MCS-51系列单片机指令的MCU系统。系统采用了VHDL 语言与原理框图的综合设计方法,并且在Altera公司的FPGA上通过验证。论文深入地研究了微处理器的指令系统和数据地址通路,采用VHDL 语言完成了取指单元,指令译码器单元,存储器单元和逻辑运算单元的电路模块的设计与实现;研究了控制单元的实现方法和基于全局状态机的设计理论,采用硬件描述语言完成了对各个控制线的相关设计与实现。论文通过原理示意图和示例代码的演示,着重介绍了指令译码器的实现方式,基于此种方式形成的译码电路还能够实现更为复杂的CISC指令。 本系统采用分模块的设计方式,把具有相同功能的逻辑电路集中到一个框图里,使得系统的可移植性大大地提高。系统还采用层次框图的设计方式,把明显地具有主从关系的电路放在不同的层次里,这也使得系统模块功能的可扩展性大大地增强。内部逻辑共分为数据存储器模块;程序存储器模块;时序控制模块;特殊功能寄存器模块和Core核心模块这五个部分,文中对各个模块的设计作了详细的介绍。本文在最后对已实现的部分典型指令进行了逻辑仿真测试,测试结果表明,本文所设计的MCU系统能够如预期地执行相应的指令。在指令执行的过程中,相应寄存器和总线上的值也均符合设计要求,实现了设计目标。

    标签: FPGA VHDL MCS

    上传时间: 2013-05-20

    上传用户:2525775

  • 基于FPGA的图像处理算法的研究与硬件设计.rar

    随着微电子技术的高速发展,实时图像处理在多媒体、图像通信等领域有着越来越广泛的应用。FPGA就是硬件处理实时图像数据的理想选择,基于FPGA的图像处理专用芯片的研究将成为信息产业的新热点。 本文以FPGA为平台,使用VHDL硬件描述语言设计并实现了中值滤波、顺序滤波、数学形态学、卷积运算和高斯滤波等图像处理算法。在设计过程中,通过改进算法和优化结构,在合理地利用硬件资源的条件下,有效地挖掘出算法内在的并行性,采用流水线结构优化算法,提高了顶层滤波模块的处理速度。在中值滤波器的硬件设计中,本文提出了一种快速中值滤波算法,该算法大大节省了硬件资源,处理速度也很快。在数学形态学算法的硬件实现中,本文提出的最大值滤波和最小值滤波算法大大减少了硬件资源的占用率,适应了流水线设计的要求,提高了图像处理速度。 整个设计及各个模块都在Altera公司的开发环境QuartusⅡ以及第三方仿真软件Modelsim上进行了逻辑综合以及仿真。综合和仿真的结果表明,使用FPGA硬件处理图像数据不仅能够获得很好的处理效果,达到较高的工作频率,处理速度也远远高于软件法处理图像,可满足实时图像处理的要求。 本课题为图像处理专用FPGA芯片的设计做了有益的探索性尝试,对今后完成以FPGA图像处理芯片为核心的实时图像处理系统的设计有着积极的意义。

    标签: FPGA 图像处理 法的研究

    上传时间: 2013-06-08

    上传用户:shuiyuehen1987