基于FPGA的数字频率计,超大范围测量,误差非常之小,内含详细程序
上传时间: 2014-01-22
上传用户:chens000
E=p3^2 RW=p3^3 RS=p3^4 p2口输入 第三管脚电阻2.254k(+)和264(-) 晶振11.0592M 设计者dudongliang 开发平台:自制实验板 设计日期:2006年4月7日
标签: dudongliang 11.0592 2.254 264
上传时间: 2013-12-20
上传用户:manking0408
基于Verilog-HDL的硬件电路的实现 9.4 脉冲频率的测量与显示 9.4.1 脉冲频率的测量原理 9.4.2 频率计的工作原理 9.4.3 频率测量模块的设计与实现 9.4.4 while循环语句的使用方法 9.4.5 门控信号发生模块的设计与实现 9.4.6 频率计的Verilog-HDL描述 9.4.7 频率计的硬件实现
标签: Verilog-HDL 9.4 脉冲 频率
上传时间: 2013-12-01
上传用户:frank1234
基于Verilog-HDL的硬件电路的实现 9.5 脉冲周期的测量与显示 9.5.1 脉冲周期的测量原理 9.5.2 周期计的工作原理 9.5.3 周期测量模块的设计与实现 9.5.4 forever循环语句的使用方法 9.5.5 disable禁止语句的使用方法 9.5.6 时标信号发生模块的设计与实现 9.5.7 周期计的Verilog-HDL描述 9.5.8 周期计的硬件实现 9.5.9 周期测量模块的设计与实现之二 9.5.10 改进型周期计的Verilog-HDL描述 9.5.11 改进型周期计的硬件实现 9.5.12 两种周期计的对比
标签: Verilog-HDL 周期 9.5 脉冲
上传时间: 2015-09-16
上传用户:皇族传媒
这是eda初学者可以借鉴的两个关于电子频率计的VHDL设计实例
上传时间: 2015-09-18
上传用户:sssl
我暑假课程设计做的题目,电子频率计的设计 包括源码和电路图 还有实物照片
上传时间: 2015-09-18
上传用户:songrui
铂电阻分度表, 铂电阻分度表
上传时间: 2013-12-11
上传用户:csgcd001
分析了各种情况下上拉电阻的作用!很实用的。
上传时间: 2015-09-23
上传用户:stella2015
介绍了pic16c54弹片机设计的数字频率计的原理和技巧,给出了主题硬件结构及关键软件的设计
上传时间: 2014-01-08
上传用户:mpquest
自己写的频率计显示部分,,,与fpja通信使用即可实现1——10M的频率测量
上传时间: 2014-01-25
上传用户:源弋弋