压缩感知是针对稀疏或可压缩信号,在采样的同时即可对信号数据进行适当压缩的新理论,采用该理论,可以仅需少量信号的观测值来实现精确重构信号。文中概述了CS理论框架及关键技术问题,介绍了信号稀疏表示、观测矩阵和重构算法。最后仿真实现了基于压缩感知的信号重构,并对正交匹配追踪(OMP)重构算法性能作了分析。
上传时间: 2013-10-20
上传用户:shen1230
DAC3484 和DAC34H84 是德州仪器(Texas Instruments)新推出的低功耗,高密度,高采样率,高性能的数模转换芯片,这款芯片目前已经广泛的应用在通信行业。本文详细介绍了DAC3484,DAC34H84 与正交调制器的输出接口以及输出功率定标的计算问题。
上传时间: 2013-10-18
上传用户:sun_pro12580
为了满足现代高速通信中频率快速转换的需求,基于坐标旋转数字计算(CORDIC,Coordinate Rotation Digital Computer)算法完成正交直接数字频率合成(ODDFS,Orthogonal Direct Digital Frequency Synthesizer)电路设计方案。采用MATLAB和Xilinx System Generator开发工具搭建电路的系统模型,通过现场可编程门阵列(FPGA,Field Programmable Gate Array)完成电路的寄存器传输级(RTL,Register Transfer Level)验证,仿真结果表明电路设计具有很高的有效性和可行性。
上传时间: 2013-11-09
上传用户:hfnishi
本电路为宽带直接变频发射机模拟部分的完整实施方案(模拟基带输入、RF输出)。通过使用锁相环(PLL)和宽带集成电压控制振荡器(VCO),本电路支持500 MHz至4.4 GHz范围内的RF频率。PLL中的LO执行谐波滤波,确保提供出色的正交精度。低噪声LDO确保电源管理方案对相位噪声和EVM没有不利影响。这种器件组合可以提供500 MHz至4.4 GHz频率范围内业界领先的直接变频发射机性能。
上传时间: 2013-11-23
上传用户:墙角有棵树
多个DDS器件同步后,就可以在多个频率载波实现相位和幅度的精确数字调谐控制。这种控制在雷达应用和用于边带抑制的正交(I/Q)上变频中很有用。
上传时间: 2013-11-13
上传用户:lingzhichao
为了将通信系统中数字基带信号调制到中频信号上,采用数字上变频技术,通过对数字I、Q两路基带信号进行FIR成形滤波、半带插值滤波、数字混频处理得到正交调制后的中频信号,最后经MATLAB仿真分析得到相应的时域和频域图,来验证电路设计的有效性。
上传时间: 2013-10-22
上传用户:1318695663
无线多媒体传感器网络(WMSNs)中传感器节点采集的数据量非常大,在传输前需对大数据量的多媒体信息进行压缩处理,但是单节点能源受限,存储、处理能力相对较弱。针对无线多媒体传感器网络应用的高效、低耗能的需求这些问题,在图像压缩双正交重叠变换(LBT)的基础上,文中提出了一种基于此变换的分布式无线多媒体传感器网络图像压缩算法。即基于簇结构,把压缩任务分配给其他节点,通过多个节点相互协作,共同完成图像的压缩编码和传输。实验结果表明,在传感器节点散布不均且较为密集的情况下,该算法在高质量、低复杂度和低功耗等方面都有了很大的性能提高。
上传时间: 2014-12-23
上传用户:langliuer
“均匀设计”是我国统计学家中国科学院应用数学研究所方开泰教授和中科院院士王元教授将数论与多元统计相结合创立的一种供多因素、多水平实验用、可减少实验次数的全新的最优试验设计方法。其特点是将试验点均匀地分布在试验范围内,用较少的试验点来获得最多的信息。这一方法结合统计调优把所得的数据进行整理、分析、判断,用逐步回归法建立回归方程,并进行方差分析和显著性检验,通过方程预报、等值线图、曲线图等数学方法,揭示出隐含于数据中的信息,找出试验条件间的最佳组合,可实现用最少的试验次数和最短的试验时间,达到寻找最佳效果的目的。由于均匀设计不再具有整齐可比的特点,因而不能象正交试验那样,通过简单的方差分析方法来处理所得的数据,而必须借助计算机来进行数据处理。 我所在均匀设计推广应用到化学电源研究过程方面做了一些工作,在应用过程中均匀设计明显地促进了我所相关项目的研究工作。下面是我所在相关项目工作中的情况介绍。
上传时间: 2013-12-24
上传用户:gxy670166755
STM32脉冲编码器驱动
上传时间: 2013-11-20
上传用户:潜水的三贡
/*--------- 8051内核特殊功能寄存器 -------------*/ sfr ACC = 0xE0; //累加器 sfr B = 0xF0; //B 寄存器 sfr PSW = 0xD0; //程序状态字寄存器 sbit CY = PSW^7; //进位标志位 sbit AC = PSW^6; //辅助进位标志位 sbit F0 = PSW^5; //用户标志位0 sbit RS1 = PSW^4; //工作寄存器组选择控制位 sbit RS0 = PSW^3; //工作寄存器组选择控制位 sbit OV = PSW^2; //溢出标志位 sbit F1 = PSW^1; //用户标志位1 sbit P = PSW^0; //奇偶标志位 sfr SP = 0x81; //堆栈指针寄存器 sfr DPL = 0x82; //数据指针0低字节 sfr DPH = 0x83; //数据指针0高字节 /*------------ 系统管理特殊功能寄存器 -------------*/ sfr PCON = 0x87; //电源控制寄存器 sfr AUXR = 0x8E; //辅助寄存器 sfr AUXR1 = 0xA2; //辅助寄存器1 sfr WAKE_CLKO = 0x8F; //时钟输出和唤醒控制寄存器 sfr CLK_DIV = 0x97; //时钟分频控制寄存器 sfr BUS_SPEED = 0xA1; //总线速度控制寄存器 /*----------- 中断控制特殊功能寄存器 --------------*/ sfr IE = 0xA8; //中断允许寄存器 sbit EA = IE^7; //总中断允许位 sbit ELVD = IE^6; //低电压检测中断控制位 8051
上传时间: 2013-10-30
上传用户:yxgi5