虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

时钟频率

时钟频率(又译:时钟频率速度,英语:clockrate),是指同步电路中时钟的基础频率,它以“若干次周期每秒”来度量,量度单位采用SI单位赫兹(Hz)。它是评定CPU性能的重要指标。一般来说主频数字值越大越好。外频,是CPU外部的工作频率,是由主板提供的基准时钟频率。FSB频率,是连接CPU和主板芯片组中的北桥芯片的前端总线(FrontSideBus)上的数据传输频率。CPU的主频和外频间存在这样的关系:主频=外频×倍频。
  • 文件功能 44binit.s----中断初始化

    文件功能 44binit.s----中断初始化,存储器,堆栈,系统初始化,建立C程序运行环境。 mencfg.s-----定义存储器延时等参数 option.s-----定义系统时钟频率等 main.c-------主函数 44blib.c-----S3C44B0X的一些自己编写的库文件

    标签: binit 44 中断 初始化

    上传时间: 2015-04-14

    上传用户:yuchunhai1990

  • 随着高性能计算的需求

    随着高性能计算的需求,计算机体系结构发生了很大变化。作为计算机核心部件的微处理器,其性能和复杂性(晶体管数、时钟频率和峰值)也按照摩尔定律增长。微处理器性能的改善在很大程度上归功于体系结构的发展和VLSI工艺的改进。体系结构的发展主要体现在三个方面,即超流水、多指令发射和多指令操作。

    标签: 高性能计算

    上传时间: 2013-11-26

    上传用户:kytqcool

  • 44binit.s ----- 初始化中断、存储器、堆栈等

    44binit.s ----- 初始化中断、存储器、堆栈等,进行系统初始化,建立C程序运行环境。 memcfg.inc ----- 定义存储器延时、SDRAM配置等参数 option.inc ----- 定义系统时钟频率等 main.c ----- 系统主程序(Main函数等) 44blib.c ----- IO端口初始化、延时和异步串口通讯等基本子程序

    标签: binit 44 初始化 中断

    上传时间: 2014-01-11

    上传用户:hullow

  • /*** *** *** *** *** *** *** *** *** *** *** *** *** *** / /* LCM 240128 显示程序 */ /* MCU 型号: Winbon

    /*** *** *** *** *** *** *** *** *** *** *** *** *** *** / /* LCM 240128 显示程序 */ /* MCU 型号: Winbond W78E58-24 */ /* 时钟频率: 22.1184 MHz */ /* 接口方式: 直接接口(挂总线) */ /* 开发环境: Keil C51 V6.14 */ /* 开发日期: 2001.06.12- */ /* 程序编写: Youth */

    标签: 240128 Winbon LCM MCU

    上传时间: 2015-09-02

    上传用户:1079836864

  • 利用DSP EV模块实现1ms延时程序

    利用DSP EV模块实现1ms延时程序,需根据具体使用时钟频率

    标签: DSP 1ms 模块 延时程序

    上传时间: 2013-11-29

    上传用户:671145514

  • 本代码介绍了使用VHDL开发FPGA的一般流程

    本代码介绍了使用VHDL开发FPGA的一般流程,最终采用了一种基于FPGA的数字频率的实现方法。该设计采用硬件描述语言VHDL,在软件开发平台ISE上完成,可以在较高速时钟频率(100MHz)下正常工作。该设计的频率计能准确的测量频率在1Hz到100MHz之间的信号。使用ModelSim仿真软件对VHDL程序做了仿真,并完成了综合布局布线,最终下载到芯片Spartan-II上取得良好测试效果。

    标签: VHDL FPGA 代码 流程

    上传时间: 2014-01-12

    上传用户:hj_18

  • xilinx的时序约束实验

    xilinx的时序约束实验,通过阅读本文档,你可以用全局时序约束来轻松提高已有的项目的系统时钟频率,同时你还可以用映射后静态时序报告以及布局布线后静态时序报告来分析你的设计性能

    标签: xilinx 时序约束 实验

    上传时间: 2015-12-31

    上传用户:ecooo

  • 对于系统设计工程师来说

    对于系统设计工程师来说,时序问题在设计中是至关重要的,尤其是随着时钟频率的提高,留给数据传输的有效读写窗口越来越小,要想在很短的时间限制里,让数据信号从驱动端完整地传送到接收端,就必须进行精确的时序计算和分析。同时,时序和信号完整性也是密不可分的,良好的信号质量是确保稳定的时序的关键

    标签: 系统设计 工程师

    上传时间: 2016-04-03

    上传用户:417313137

  • 该程序为用vhdl语言编写的彩灯控制程序! 通过状态机实现三个彩灯的状态装换

    该程序为用vhdl语言编写的彩灯控制程序! 通过状态机实现三个彩灯的状态装换,红灯亮2秒,绿灯亮3秒,黄灯亮1秒! 时钟频率为1HZ! 通过该程序也可以改成交通灯的情况

    标签: vhdl 程序 状态 彩灯控制

    上传时间: 2014-01-03

    上传用户:qunquan

  • 论文设计了基于高性能通用DSP TMS320C64x的HDTV视频解码程序。该解码 程序针对C64的特殊架构做了多方面的优化。特别是对变长解码、IDCT和运动 补偿三个关键模块人工编写了汇编语言程

    论文设计了基于高性能通用DSP TMS320C64x的HDTV视频解码程序。该解码 程序针对C64的特殊架构做了多方面的优化。特别是对变长解码、IDCT和运动 补偿三个关键模块人工编写了汇编语言程序、调整了流水线操作。经过优化,显 著提高了解码效率。通过软件仿真可以得出如下重要结论:1)进行人工汇编优 化之后的程序效率相比于仅仅采用C语言优化之后的程序效率提高了将近七倍; 2)人工汇编优化之后,对标准清晰度视频进行实时解码时要求的时钟频率仅为 228.8MHz;3)对高清晰度视频进行实时解码时要求的时钟频率在1GHz左右。这 项研究对使用通用DSP实现高清晰度电视视频解码乃至实现整个信源解码器有 重要的价值,推动了通用DSP在消费电子领域多媒体技术方面的应用。 该文讨论了如何使用Matlab 的Complier 将*.m函数编译为动态链接库DLL, 提供给VC++ 调用的方法, 提供了一种VC++与Matlab 混合编程的快速实现。

    标签: C64 320C HDTV IDCT

    上传时间: 2013-12-30

    上传用户:xiaodu1124