这是利用ATMEGA对数码时钟的设计程序,请参考
上传时间: 2016-12-31
上传用户:dragonhaixm
时钟的设计。此设计为:万年历带农历显示年月日。汇编程序,pcb图,实物图等都在此文件中,是很好的资料
上传时间: 2013-12-24
上传用户:xzt
内含10个不同汇编程序,设计输入输出,时钟,音乐,适合做课程设计的同学参考用
上传时间: 2017-01-31
上传用户:wlcaption
设计倒计时时钟 倒计时:当程序运行时,从59秒递减,以实现倒计时。该实验使用了8253A,8259A,数码管等,以了解这些芯片结合后的硬件设计和软件编程的方法
上传时间: 2017-02-01
上传用户:cxl274287265
时钟滤波器设计,可进行毛刺去除,有需要可依进行参考设计
上传时间: 2017-02-05
上传用户:gengxiaochao
AT89S52设计的电子时钟,仅供参考。又需要的联系
上传时间: 2014-01-17
上传用户:源码3
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点
上传时间: 2013-12-26
上传用户:qwe1234
采用VHDL语言设计一个4通道的数据采集控制模块。系统的功能描述如下: 1.系统主时钟为100 MHz。 2.数据为16位-数据线上连续2次00FF后数据传输开始。 3.系统内部总线宽度为8位。 4.共有4个通道(ch1、ch2、ch3、ch4),每个通道配备100 Bytes的RAM,当存满数据后停止数据采集并且相应通道的状态位产生报警信号。 5.数据分为8位串行输出,输出时钟由外部数据读取电路给出。 6.具备显示模块驱动功能。由SEL信号设置显示的通道,DISPLAY信号启动所选通道RAM中数值的显示过程。数值顺次显示一遍后显示结束,可以重新设定SEL的值选择下一个通道。模块数据线为8位,显示器件为4个8段LED。 7.数据采集模式如下:单通道采集(由SEL信号选择通道),多通道顺次采集(当前通道采满后转入下一通道),多通道并行采集(每通道依次采集一个数据)。模式由控制信号MODE选择,采集数据的总个数由NUM_COLLECT给出。 8.数据采集过程中不能读取,数据读取过程中不能采集
上传时间: 2013-12-25
上传用户:zycidjl
软件部分设计包括了主控程序、数据通讯程序、时钟程序、自检程序等
上传时间: 2017-02-17
上传用户:semi1981
DS1302的1602时钟电路设计LED数码管时钟电路采用24h计时方式,时、分、秒用六位数码管显示,其中小时、分、秒之间用小数点分开。该电路采用AT89C52单片机和DS1302实时时钟芯片,使用5V电源进行供电,使用3个按键进行调时,调整过程中被调节的分钟或时钟将进入闪亮状态,看上去非常直观,另外,本设计还具有快速调时功能,当按键一直被按下时,便进入快速调时状态。[
上传时间: 2014-01-11
上传用户:zycidjl