Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,单片机进行计算和显示。
上传时间: 2013-08-28
上传用户:asdfasdfd
FPGA的时钟详细讲解,可以让你更加熟悉的了解FPGA的时钟设计。
上传时间: 2013-08-29
上传用户:1101055045
基于DSP+FPGA的扩频接收机快捕技术,一片技术文章
上传时间: 2013-08-29
上传用户:emhx1990
FPGA时钟分析,包括门控时钟与时钟偏仪分析,逻辑设计时钟分析,毛刺分析.
上传时间: 2013-08-30
上传用户:432234
CPLD/FPGA设计中的时钟应用讲解 及其实例
上传时间: 2013-09-01
上传用户:3到15
采用MaxPlusII写的一个小时钟程序,也是供初学参考。呵呵。注///版主,开发环境里面没有MaxPlusII.
上传时间: 2013-09-02
上传用户:lo25643
大型设计中FPGA的多时钟设计策略,很详细的描述了在FPGA设计中时钟设计的方法
上传时间: 2013-09-04
上传用户:妄想演绎师
差分信号(Differential Signal)在高速电路设计中的应用越来越广泛,差分线大多为电路中最关键的信号,差分线布线的好坏直接影响到PCB板子信号质量。
标签: Differential Allegro Signal 差分信号
上传时间: 2013-09-04
上传用户:jennyzai
无沦是用离散逻辑、可编程逻辑,还是用全定制硅器件实现的任何数字设计,为了成功地操\r\n作,可靠的时钟是非常关键的。设计不良的时钟在极限的温度、电压或制造工艺的偏差情况下将\r\n导致错误的行为,并且调试困难、花销很大。 在设计PLD/FPGA时通常采用几种时钟类型。时钟可\r\n分为如下四种类型:全局时钟、门控时钟、多级逻辑时钟和波动式时钟。多时钟系统能够包括上\r\n述四种时钟类型的任意组合。
上传时间: 2013-09-04
上传用户:yelong0614
C语言编写的时钟程序 在VC中可实现的源代码
上传时间: 2013-09-11
上传用户:zjwangyichao
