实验四 频率计 实验要求:设计一个有效位为4位的十进制的数字频率计。
上传时间: 2014-01-14
上传用户:牛津鞋
:频率计。具有4位显示,能自动根据7位十进制计数的结果,自动选择有效数据的 --高4位进行动态显示。小数点表示是千位,即KHz。
标签: 频率计
上传时间: 2013-12-14
上传用户:561596
控制模块是频率计的核心所在,具有如下所述功能: 对输入数据判断并输出档位信号; ——10KHZ最高位为1010,换高档,最低位为0000,小数点不亮,表无信号; ——100KHZ最高位为1010,换高档,最高位为0000,换低档测试; ——1MHZ、10MHZ同100KHZ测试档。 针对不同的档位输出不同的时基信号; ——100ms时基信号,用于10KHZ档位测量 ——10ms时基信号,用于100KHZ档位测量 ——1ms时基信号,用于1MHZ档位测量 ——0.1ms时基信号,用于10MHZ档位测量
上传时间: 2016-08-17
上传用户:hn891122
四位液晶显示的频率计,可最大测大65KHZ
上传时间: 2016-08-22
上传用户:x4587
verilog设计的4位频率计,可以测量方波、三角波、正弦波;测量范围10Hz~10MHz,测量分辨率1Hz,测量误差1 Hz;测量通道灵敏度50mv
上传时间: 2013-12-30
上传用户:diets
8位十进制频率计,通过验证,目标芯片EPF10KLC84-4
上传时间: 2013-12-24
上传用户:lyy1234
一路24位计数器,cpu可直接读写计数器的计数值.
上传时间: 2013-12-09
上传用户:chenxichenyue
8位十六进制频率计设计 根据频率的定义和频率测量的基本原理,测定信号的频率必须有一个脉宽为1s的输入信号脉冲计数允许信号;1s计数结束后,计数值被锁入锁存器,计数器清零,为下一测频计数周期做好准备。测频控制信号可由一个独立的发生器(FTCTRL)来产生。
上传时间: 2013-12-26
上传用户:咔乐坞
数字频率计VHDL程序 --文件名:plj.vhd。 --功能:频率计。具有4位显示,能自动根据7位十进制计数的结果,自动选择有效数据的 --高4位进行动态显示。小数点表示是千位,即KHz。
上传时间: 2013-12-23
上传用户:Altman
学verilog时写的8位十进制频率计,开发环境为quartus II6.0.
上传时间: 2014-01-20
上传用户:气温达上千万的