我暑假课程设计做的题目,电子频率计的设计 包括源码和电路图 还有实物照片
上传时间: 2015-09-18
上传用户:songrui
自己写的频率计显示部分,,,与fpja通信使用即可实现1——10M的频率测量
上传时间: 2014-01-25
上传用户:源弋弋
频率计的fpja部分程序,,,用高精度测频法实现。。。能测1、、1M
上传时间: 2014-08-21
上传用户:daoxiang126
FPGA上的VERILOG语言编程。通过查找表实现直接数字频率合成。在主控部分通过键盘选择正弦波,方波,三角波,斜波,以及四种波形的任意两种的叠加,以及四种波形的叠加;通过控制频率控制字C的大小,以控制输出波形频率,实现1Hz的微调;通过地址变换实现波形相位256级可调;通过DAC0832使波形幅值256级可调;通过FPGA内部RAM实现波形存储回放;并实现了每秒100HZ扫频。
上传时间: 2015-09-27
上传用户:songrui
频率计源代码,性能很好,verilog写的,顶层原理图,底层语言写的,效果很好,开发环境为quartus
上传时间: 2015-09-28
上传用户:wcl168881111111
自己编写的关于数字钟的单片机程序.可实现多种功能.两个.
上传时间: 2015-10-02
上传用户:anng
是一个基于80C51的频率计,包括源码和电路图,和仿真电路文件。用ISIS打开
上传时间: 2013-12-10
上传用户:txfyddz
利用超高速硬件描述语言(VHDL)在现场可编程逻辑门阵列(FPGA)上编程实现的纯数字式等精度频率计,不但具有较高的测量精度,而且其测量精度不会随着被测信号频率的降低而下降。为了实现对任意信号进行频率测量,在前端输入加整形电路即可。
上传时间: 2013-12-06
上传用户:it男一枚
用quartus6原理编辑方式写的简易频率计我自己的实验来的 保证能使请您认真查看谢谢
上传时间: 2013-12-26
上传用户:zwei41
用VHDL语言实现DDS直接数字频率合成器的设计,采用正弦RAM表,可实现频率可控的正弦数字信号,编译、仿真通过。
上传时间: 2014-01-04
上传用户:虫虫虫虫虫虫