在EDA中,基于数字频率合成器的FPGA实现
上传时间: 2013-09-04
上传用户:hanli8870
本设计的基本要求是以复杂可编程逻辑器件CPLD为基础,通过在EDA系统软件ispDesignExpert System 环境下进行数字系统设计,熟练掌握该环境下的功能仿真,时间仿真,管脚锁定和芯片下载。 本系统基本上比较全面的模拟了计数式数字频率计,广泛应用于工业、民用等各个领域,具有一定的开发价值。
标签: ispDesignExpert System EDA 系统软件
上传时间: 2013-09-05
上传用户:文993
图1所示电路采用digiPOT+系列数字电位计AD5292、双通道运算放大器ADA4091-2和基准电压源ADR512,提供一种低成本、高电压、单极性DAC。该电路提供10位分辨率,输出电压范围为0 V至30 V,能够提供最高±20 mA的输出电流。AD5292可以通过SPI兼容型串行接口编程。
上传时间: 2013-11-23
上传用户:yuhaihua_tony
89c51的等精度频率计lcd1602显示
上传时间: 2013-10-30
上传用户:lanjisu111
dsPIC30F数字信号控制器单片机和DSP领域的最佳选择 什么是数字信号控制器 数字信号控制器(DSC)是单片机嵌入式控制器,它轻松集成了单片机(MCU)的控制功能以及数字信号处理器(DSP)的计算功能和数据吞吐能力。
上传时间: 2013-12-23
上传用户:小儒尼尼奥
本实验要求设计一个简易的频率计,实现对标准的方波信号进行频率测量,并把测量的结果送到8 位的数码管显示,所要求测量范围是1Hz~99999999Hz。整个设计的基本原理就是对1 秒钟之内输入的方波进行计数,把所得数据保存在计数器里,经过译码器处理之后,然后送往数码管显示。这里采用的方案是在采样时钟的上升沿开始计数,然后在下一个上升沿把计数器里的数据送往数码管,并且把计数器清零,让其重新计数。整个方案的实现主要分为四个模块:时钟分频(clk_div)模块、计数器模块(counter)、译码器模块(seg8)、扫描输出(saomiao)模块。
上传时间: 2013-11-08
上传用户:kaixinxin196
本实验要求设计一个简易的频率计,实现对标准的方波信号进行频率测量,并把测量的结果送到8 位的数码管显示,所要求测量范围是1Hz~99999999Hz。整个设计的基本原理就是对1 秒钟之内输入的方波进行计数,把所得数据保存在计数器里,经过译码器处理之后,然后送往数码管显示。这里采用的方案是在采样时钟的上升沿开始计数,然后在下一个上升沿把计数器里的数据送往数码管,并且把计数器清零,让其重新计数。整个方案的实现主要分为四个模块:时钟分频(clk_div)模块、计数器模块(counter)、译码器模块(seg8)、扫描输出(saomiao)模块
标签: 频率计设
上传时间: 2013-11-20
上传用户:avensy
等精度频率计设计
上传时间: 2013-10-12
上传用户:ming52900
等精度频率计设计
上传时间: 2013-12-19
上传用户:88mao
直接数字频率合成器dds资料
上传时间: 2015-02-23
上传用户:zsjzc