数字频率计程序,网上下载后已改动过,能用
标签: 数字频率计 程序
上传时间: 2013-12-25
上传用户:wab1981
EDA基于VHDL语言的数字频率计的设计及其仿真
标签: VHDL EDA 语言 数字频率计
上传时间: 2017-05-10
上传用户:CSUSheep
4位数字频率计的verilog HDL设计,精度比较准的
标签: verilog HDL 数字频率计
上传时间: 2014-01-06
上传用户:shus521
由单片机和CPLD共同构成7位数字频率计
标签: CPLD 单片机 数字频率计
上传时间: 2014-01-19
上传用户:ikemada
基于FPGA的自适应数字频率计,测量范围1Hz-99.9MHz
标签: FPGA 数字频率计
上传时间: 2013-12-23
上传用户:ztj182002
数字频率计是一种用来测试周期性变化信号工作频率的装置。其原理是在规定的单位时间(闸门时间)内,记录输入的脉冲的个数。我们可以通过改变记录脉冲的闸门时间来切换测频量程。本文利用EDA技术中的Max+plusⅡ作为开发工具,设计了基于FPGA的8位十进制频率计,并下载到在系统可编程实验板的EPF10K20TC144-4器件中测试实现了其功能。
标签: 数字频率计 周期 变化 信号
上传时间: 2013-12-31
上传用户:1079836864
基于单片机的数字频率计设计,定时器T0完成定时功能,T1采用计数功能
标签: 单片机 数字 频率计设
上传时间: 2017-05-29
上传用户:671145514
8位十进制数字频率计 测量频率范围在1HZ—1MHZ之间
标签: 1MHZ 1HZ 8位 十进制
上传时间: 2017-06-04
上传用户:aeiouetla
本程序完整的实现了数字频率计的常用功能。并对通常数字频率计的常见问题进行了改进。具有实用价值。
标签: 数字频率计 程序 价值
上传时间: 2017-06-05
上传用户:dyctj
数字频率计毕业论文 不是自己做的。。哈哈
标签: 数字频率计 毕业论文
上传时间: 2017-06-11
上传用户:whenfly