介绍数字电话机的 单片机设计,可是不好找呢
上传时间: 2017-07-16
上传用户:windwolf2000
同步数字复接的设计及其FPGA实现 在简要介绍同步数字复接基本原理的基础上,采用VHDL语言对同步数字复接各组成模块进行了设计,并在ISE集成环境下进行了设计描述、综合、布局布线及时序仿真,取得了正确的设计结果,同时利用中小容量的FPGA实现了同步数字复接功能。 基群速率数字信号的合成设备和分接设备是电信网络中使用较多的关键设备,在数字程控交换机的用户模块、小灵通基站控制器和集团电话中都需要使用这种同步数字复接设备。近年来,随着需要自建内部通信系统的公司和企业不断增多,同步数字复接设备的使用需求也在增加。FPGA(现场可编程门阵列)器件的高性能简化了数字通信系统的设计与实现。本文基于FPGA的技术特点,结合数字复接技术的基本原理,实现了基群速率(2048kbps)数字信号的数字分接与复接。
上传时间: 2013-12-20
上传用户:ommshaggar
8.4 ADC0809接口电路及程序设计 ADC0808/ADC0809资料; 基于VerilogHDL的ADC0809采样控制器设计; 基于VHDL语言的A_D采样控制器设计。
标签: ADC 0809 VerilogHDL 0808
上传时间: 2014-11-28
上传用户:love_stanford
PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上; 顶层文件是PLL.GDF
上传时间: 2017-07-24
上传用户:璇珠官人
该pdf描述的是简易数字频率计的设计与分析, 希望对设计到数字频率计的朋友有点用处。
上传时间: 2017-07-29
上传用户:ls530720646
此为等精度数字频率计的设计,用单片机汇编语言和VHDL语言实现准确的频率采集功能。
上传时间: 2017-08-05
上传用户:BIBI
关于数字存储示波器的设计的资料,包括许多详细的
标签: 数字存储示波器
上传时间: 2017-08-06
上传用户:z754970244
c++ builder ,数字电路模拟,支持8051
上传时间: 2017-08-09
上传用户:caiiicc
是基于FPGA的数字下变频的设计与实现,挺不错的一片文章
上传时间: 2013-12-03
上传用户:yuzsu
PROTEUS 初级教程,用于电路仿真和设计。简体中文版
上传时间: 2013-12-26
上传用户:liglechongchong