利用汉显液晶模块HZ132-64做的一个编辑小程序;做好键盘,烧芯片就可以运行。实现的功能有: 一、键盘测试: 二、编辑短信: 1.4*4小键盘智能拼音汉字输入(国标一、二级汉字) 2.英文大小写输入 3.标点符号输入(半角全角) 4.数字输入 三、取字演示: 四、删除信息: 五、查看短信:
上传时间: 2014-10-26
上传用户:
Direct Digital Synthesis (DDS),最好用的可步进的数字频率发生器的方法,此代码本人亲自编写,用于当年电子设计大赛。注意其中有个模块用于与单片机通信,可以使用、下载到芯片中,仅供学习使用!
标签: Synthesis Digital Direct DDS
上传时间: 2013-12-22
上传用户:chfanjiang
VHDL的数字钟,内含各个模块的源程序,可直接运行
上传时间: 2016-06-01
上传用户:liuchee
数字钟在日常生活中最常见,应用也最广泛。本文主要就是设计一款数字电子时钟钟,以AT89C51单片机为核心,四位一体共阴数码管显示模块、轻触开关做功能设计等功能模块。本数字电子时钟采用24小时制方式显示时间和星期,及年月日显示等功能,同时还具有闹钟,定时,秒表的功能。 文章的核心主要从硬件设计和软件编程两个大的方面。硬件电路设计主要包括单片机,按键,数码管显示,电源等几部分组成。软件用汇编语言来实现,主要包括主程序、显示子程序、时钟子程序、定时子程序、秒表子程序等软件模块。
标签: 数字
上传时间: 2016-06-09
上传用户:cx111111
现代通信越来越依靠全数字处理技术, 通信系统中的全数字调制解调意味着发射机 及接收机将全部采用数字信号处理(DSP) 算法, 从而整个通信系统就可以用DSP 芯片或超 大规模集成电路(VL S I) 器件来实现。对全数字BPSK 调制解调系统采用计算机仿真的方法 进行研究能清楚地了解通信系统中所运用的数字信号处理技术, 包括信息源、发送和接收 滤波器、内插器以及判决器等全部采用数字信号处理算法来实现。文章给出了BPSK 调制 解调系统各个模块的算法和结构, 运用MA TLAB 软件进行了仿真, 得出了各个部分的时域 和频域波形图, 系统仿真的设计方法对Q PSK、16QAM 等全数字调制解调系统的硬件实现 具有实际的指导意义。
上传时间: 2016-06-15
上传用户:qwe1234
现代通信越来越依靠全数字处理技术, 通信系统中的全数字调制解调意味着发射机 及接收机将全部采用数字信号处理(DSP) 算法, 从而整个通信系统就可以用DSP 芯片或超 大规模集成电路(VL S I) 器件来实现。对全数字BPSK 调制解调系统采用计算机仿真的方法 进行研究能清楚地了解通信系统中所运用的数字信号处理技术, 包括信息源、发送和接收 滤波器、内插器以及判决器等全部采用数字信号处理算法来实现。文章给出了BPSK 调制 解调系统各个模块的算法和结构, 运用MA TLAB 软件进行了仿真, 得出了各个部分的时域 和频域波形图, 系统仿真的设计方法对Q PSK、16QAM 等全数字调制解调系统的硬件实现 具有实际的指导意义。
上传时间: 2014-01-17
上传用户:Breathe0125
现代通信越来越依靠全数字处理技术, 通信系统中的全数字调制解调意味着发射机 及接收机将全部采用数字信号处理(DSP) 算法, 从而整个通信系统就可以用DSP 芯片或超 大规模集成电路(VL S I) 器件来实现。对全数字BPSK 调制解调系统采用计算机仿真的方法 进行研究能清楚地了解通信系统中所运用的数字信号处理技术, 包括信息源、发送和接收 滤波器、内插器以及判决器等全部采用数字信号处理算法来实现。文章给出了BPSK 调制 解调系统各个模块的算法和结构, 运用MA TLAB 软件进行了仿真, 得出了各个部分的时域 和频域波形图, 系统仿真的设计方法对Q PSK、16QAM 等全数字调制解调系统的硬件实现 具有实际的指导意义。
上传时间: 2013-12-10
上传用户:wlcaption
数字存储器和混合信号超大规模集成电路 本书系统地介绍了数字、存储器和混合信号VLSI系统的测试和可测试性设计。该书是根据作者多年的科研成果和教学实践,结合国际上关注的最新研究热点并参考大量的文献撰写的。全书共分三个部分。第一部分是测试基础,介绍了测试基本概念、测试设备、测试经济学和故障模型。第二部分是测试方法,详细论述了组合和时序电路的测试生成、存储器测试、基于DSP和基于模块的模拟与混合信号测试、延迟测试和IDDQ测试等。第三部分是可测试性设计,包括扫描设计、BIST、边界扫描测试、模拟测试总线标准和基于IP芯核的SOC(System on a chip)测试。
上传时间: 2013-11-26
上传用户:hullow
基于FPGA设计的数字频率计,用VHDL写的代码。。。。有6各模块
上传时间: 2014-11-18
上传用户:myworkpost
数字系统CAD 开发平台实验部分共有6 个实验,内容覆盖了ISE 的设计使用、片内逻 辑分析仪ChipScope 的使用、设计仿真工具Modelsim 的使用、以及嵌入式系统设计工具EDK的使用等内容。在每个实验的说明中分别介绍它们的使用。 包括: 实验一、7 段数码管显示简单的时钟 实验二、设计串口与计算机通信 实验三、A/D 采样模块设计 实验四、使用DAC7634 设计频率发生器 实验五、频率发生器的设计与仿真 实验六、应用嵌入式系统设计基本的串口收发程序 实验七、视频解码和图像显示
上传时间: 2013-12-30
上传用户:sardinescn