虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

数字模块

  • 微小型数字气压传感器BP5607

    微小型数字气压传感器BP5607是一款成本相对较低,高精度,高分辨率的数字气压计模块!可用于气压、温度、高度测量。

    标签: 5607 BP 数字 气压传感器

    上传时间: 2013-11-17

    上传用户:jasonheung

  • 嵌入式数字存储示波器设计

    提出了一种基于FPGA和STM32的嵌入式数字存储示波器设计,以STM32为控制核心,FPGA作为数据采集和处理模块,完成了对外部信号的采集和传输,实现了存储示波器数据处理和显示的功能。

    标签: 嵌入式 数字存储示 波器设计

    上传时间: 2013-11-03

    上传用户:猫爱薛定谔

  • 一种数字无线收发系统设计

    介绍了无线收发系统的设计过程,该系统以FPGA作为数字中频处理部分,发射机采用FM调制对信号进行处理,接收机采用数字下变频与欠采样技术,将中频信号降采样后解调,得到原信号。系统采用分模块式设计,对电路各个模块的功能和实现加以说明,设计思路灵活,结构清晰。电路在Protel99中设计完成,并用VerilogHDL语言对数字中频进行编程和程序仿真。系统已经做成实体,可以实现信号的无线发射与接收,达到设计提出的要求。

    标签: 数字无线 收发 系统设计

    上传时间: 2013-10-16

    上传用户:a1054751988

  • 基于CPLD的VHDL语言数字钟(含秒表)设计

    利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。

    标签: CPLD VHDL 语言 数字

    上传时间: 2013-10-24

    上传用户:古谷仁美

  • 基于FPGA的数字三相锁相环的优化设计

    数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明,优化后的数字三相锁相环大大节省了FPGA的资源,并能快速、准确地锁定相位,具有良好的性能。

    标签: FPGA 数字 三相 优化设计

    上传时间: 2013-10-22

    上传用户:emhx1990

  • 基于CPLD器件的现代数字系统设计方法

    摘要:介绍了一种利用CPLD芯片设计的数字钟电路,该系统采用自顶向下的层次模块化 设计手段构建电路,代表了BDA的发展趋势。文中结合实例详尽介绍了原理图设计输入方 式以及设计过程。    

    标签: CPLD 器件 数字系统 设计方法

    上传时间: 2013-10-09

    上传用户:15736969615

  • 数模转换模块

    数模转换模块,数字量转换为模块量。

    标签: 数模转换 模块

    上传时间: 2013-12-19

    上传用户:开怀常笑

  • 乘法器是硬件设计中的很常见也很重要的一个模块

    乘法器是硬件设计中的很常见也很重要的一个模块,它的VHDL硬件实现很好的解决了软件编程中做乘法速度慢的问题,在实时高速系统应用中或DSP软核或数字信号处理硬件实现算法中,经常能使用到乘法器,所以经典的高速乘法器IP 很有参考价值

    标签: 乘法器 硬件设计 模块

    上传时间: 2015-03-18

    上传用户:yimoney

  • 数字通信系统通信系统调制解调(PL_FSK)VHDL建模

    数字通信系统通信系统调制解调(PL_FSK)VHDL建模,包括发送和接受模块

    标签: PL_FSK VHDL 数字通信系统 建模

    上传时间: 2013-12-17

    上传用户:gtzj

  • 模块使用外部滤波器回路来抑制信号抖动和电磁干扰。滤波器回路由PLL接在滤波器输入引脚PLLF和PLLF2之间的电阻Rl和电容Cl、C2组成。电容 Cl、C2必须为无极性电容。在不同的振荡器频率下

    模块使用外部滤波器回路来抑制信号抖动和电磁干扰。滤波器回路由PLL接在滤波器输入引脚PLLF和PLLF2之间的电阻Rl和电容Cl、C2组成。电容 Cl、C2必须为无极性电容。在不同的振荡器频率下,R1、Cl、C2的取值不同,常用的参数组合如表l所列。PLL模块的电源引脚PLLVCCA分别通过磁珠和0.1μF的电容与数字电源引脚VDD和数字地引脚VSS连接,构成低通滤波电路,保证时钟模块的可靠供电。模块使用外部滤波器回路来抑制信号抖动和电磁干扰。滤波器回路由PLL接在滤波器输入引脚PLLF和PLLF2之间的电阻Rl和电容Cl、C2组成。电容 Cl、C2必须为无极性电容。在不同的振荡器频率下,R1、Cl、C2的取值不同,常用的参数组合如表l所列。PLL模块的电源引脚PLLVCCA分别通过磁珠和0.1μF的电容与数字电源引脚VDD和数字地引脚VSS连接,构成低通滤波电路,保证时钟模块的可靠供电。

    标签: PLLF2 PLLF 滤波器 电容

    上传时间: 2014-01-07

    上传用户:ikemada