74LS393和Intel8253中断应用 采用74LS393对实验箱中8MHz时钟进行分频处理,从中获得低于2MHz的时钟信号¢,并将时钟信号¢输入给Intel8253的某通道C。要求通道C的输出信号作为Intel8259的可屏蔽中断请求IRQ2,使得中央处理器每隔2秒钟中断一次,中断程序将中断次数采用二进制方式在8个发光二极管中显示出来
上传时间: 2013-12-11
上传用户:jackgao
Java分页组件 JPage。 现在已经是1.5版本。铺助实现分页功能。铺助输出跳转按钮链接地址。让程序员无需涉及页数方面的问题,在control中能专注于model的开发.
上传时间: 2016-08-14
上传用户:hfmm633
正交频分复用的硬件描述语言实现,atera环境
上传时间: 2016-08-16
上传用户:kytqcool
电子通信系统的建模与仿真 第4章 电子线路仿真试验 4.1 信号合并 4.2 微积分 4.3 触发器 4.4 分频器 4.5 使能开关 4.6 编程开关 4.7 移位寄存器 4.8 整流电路 4.9 驻波演示 4.10 超外差式接收机
上传时间: 2016-09-06
上传用户:zwei41
该源码为VHDL语言编写的分频器,在W-4b教学平台上通过验证
上传时间: 2016-09-17
上传用户:erkuizhang
分频器,用于时钟信号的分频及倍频,供专业人事学习研究使用
标签: 分频器
上传时间: 2016-09-18
上传用户:caiiicc
任意奇数分频,只要修改N即可实现 可验证
标签: 分频
上传时间: 2014-01-20
上传用户:sssl
16c54四位LED时钟显示程序 使用4M晶振TMR0滪分频为1:16 TMRO的循环时间为4.096MS 244次为一秒
上传时间: 2013-12-04
上传用户:ggwz258
用VERILOG HDL实现的任意 频率分频器源代码,是一个通用的程序
上传时间: 2014-01-07
上传用户:alan-ee
0到255任意整数半整数分频Verilog HDL.rar
上传时间: 2014-12-20
上传用户:ztj182002