项目的研究内容是对硅微谐振式加速度计的数据采集电路开展研究工作。硅微谐振式加速度计敏感结构输出的是两路差分的频率信号,因此硅微谐振式加速度计数据采集电路完成的主要任务是测出两路频率信号的差值。测量要求是:实现10ms内对中心谐振频率为20kHz、标度因数为100Hz/g、量程为±50g、分辨率为1mg的硅微谐振式加速度计输出的频率信号的测量,等效测量误差为±1mg。电路的控制核心为单片机,具有串行接口以便将测量结果传送给PC机从而分析、保存测量结果。\\r\\n按研究内容设计了软硬件。软件采用多周期同步法
上传时间: 2013-08-11
上传用户:csgcd001
LPC2378 + CPLD7256数据读取,很好的资料,千万不要错过
上传时间: 2013-08-11
上传用户:cicizoe
FPGA自FX2 slavefifo中读取数据,写入至SRAM
上传时间: 2013-08-12
上传用户:huang111
CPLD在断路器在线监测数据采集系统中的应用研究
上传时间: 2013-08-13
上传用户:wuyuying
ARM处理器和FPGA在数据传输中的应用与研究
上传时间: 2013-08-15
上传用户:我干你啊
基于FPGA技术的存储器设计及其应用 原理详细!!!1
上传时间: 2013-08-20
上传用户:chukeey
针对主控制板上存储器(SRAM) 存储的数据量小和最高频率低的情况,提出了基于SDR Sdram(同步动态RAM) 作为主存储器的LED 显示系统的研究。在实验中,使用了现场可编程门阵列( FPGA) 来实现各模块的逻辑功能。最终实现了对L ED 显示屏的控制,并且一块主控制板最大限度的控制了256 ×128 个像素点,基于相同条件,比静态内存控制的面积大了一倍,验证了动态内存核[7 ]的实用性。
上传时间: 2013-08-21
上传用户:sjw920325
用verilog实现的串口收发数据程序,已经调试通过
上传时间: 2013-08-21
上传用户:lixinxiang
大容量FPGA数据的EEPROM串行加载
上传时间: 2013-08-23
上传用户:GeekyGeek
SDRAM控制模块;图象采集系统说明性稳当;DSP图象采集系统。SDRAM作为存储器。
上传时间: 2013-08-23
上传用户:plsee