数字电子钟是一种精确的计时工具,它精确显示秒、分、时,是一种比传统机械表更灵活方便的钟表。还可附加闹铃,报时等功能。因而在日常生活的各种领域应用广泛。数字电子钟由秒信号发生器、“时、分、秒”计数器,译码器及显示器,校时电路组成。秒信号发生器是整个系统的时基信号,作为秒脉冲送入计数器,计数结果通过“时、分、秒”译码器显示时间
标签: 数字电子钟 计时
上传时间: 2013-12-26
上传用户:hullow
4位二进制加法器,vhdl实现,外带译码器部分,清晰简洁,可读性好
标签: 二进制 加法器
上传时间: 2017-07-03
上传用户:1101055045
基于OFDM系统的传统信道编码,诸如卷积吗,交织迭代的概念进行了描述并给出了源代码。
标签: OFDM 信道编码
上传时间: 2017-07-12
上传用户:cainaifa
获取导航电文,通过卷积地方法,十分有用,希望能够帮助大家!
标签: 导航
上传时间: 2017-07-26
上传用户:qw12
1、用feng模块将选手按下按键信号输出高电平给锁存模块lockb,进行锁存的同时发出aim信号实现声音提示,并使count模块进行答题时间的倒计时,在计满100妙后送出声音提示; 2、用ch41a模块将抢答结果转换为二进制数; 3、用sel模块产生数码管片选信号; 4、用ch42a模块将对应数码管片选信号,送出需要的显示信号; 5、用七段译码器dispa模块进行译码。
标签: lockb feng 模块 按键
上传时间: 2013-12-21
上传用户:
数字信号处理dsp的一些c语言源代码,实现卷积,傅里叶变换,傅里叶反变换等功能,并且能够通过图形界面显示出来
标签: dsp 数字信号处理 c语言 源代码
上传时间: 2013-12-25
上传用户:xwd2010
使用matlab编程,实现FFT卷积算法,经过样机的实验,得到正确的结果,而且代码简单易懂。
标签: matlab 编程
上传时间: 2017-08-10
上传用户:koulian
该工程下实现了图像的载入,复制粘结功能,同时还实现了图像的卷积和傅立叶变换。
标签: 工程 图像
上传时间: 2014-12-04
上传用户:czl10052678
VHDL实例,各个方面均有,基本语法,状态机,汉明码,寄存器,步进电机控制器,表决器,多路选择器,译码器等等
标签: VHDL
上传时间: 2013-12-28
上传用户:stewart·
一个verilog源代码,用于译码器的编程。
标签: verilog 源代码
上传时间: 2014-11-26
上传用户:希酱大魔王