虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

十字路口交通信号灯控制电路的设计

  • 一种片上系统复位电路的设计

    设计了一种片上系统(SoC)复位电路。该电路能对外部输入信号进行同步化处理以抑制亚稳态,采用多级D触发器进行滤波提升抗干扰能力,并且控制产生系统所需的复位时序以满足软硬件协同设计需求。同时,完成了可测性设计(DFT)。基于Xilinx spartan-6 FPGA进行了验证。结果表明该电路可以抑制90 ?滋s以下的外部干扰信号,并能正确产生系统所需的复位信号。

    标签: 片上系统 复位电路

    上传时间: 2014-12-29

    上传用户:guojin_0704

  • PLC的控制系统设计

    教学提示: PLC的控制系统是由PLC作为控制器来构成的电气控制系统。PLC的控制系统设计就是设计根据控制对象的控制要求制定电控方案,选择 PLC机型,进行PLC的外围电气电路设计以及PLC程序的设计、调试。要完成好PLC控制系统的设计任务,除掌握必要的电气设计基础知识外,还必须经过反复实践,深入生产现场,将不断积累的经验应用到设计中来 教学要求:通过本章教学使学生初步掌握PLC控制系统设计的几种常用方法和步骤,能够根据控制对象的控制要求制定合理的控制方案,确定经济合理的PLC机型,进行PLC的外围电路和程序的设计 7.1 PLC控制系统设计原则和步骤7.1.1 PLC控制系统设计的一般原则7.1.2 PLC控制系统设计步骤7.2 PLC控制系统的硬件设计7.2.1 I/O点数的简化与扩展7.2.2 PLC的选型及模块选型7.2.3 PLC的外围电路设计7.3 PLC控制系统的软件设计7.3.2 继电器接触器控制线路转换设计法7.3.3 逻辑设计方法7.4 PLC的控制系统设计实例

    标签: PLC 控制系统设计

    上传时间: 2013-10-08

    上传用户:旗鱼旗鱼

  • 基于GAL的VME总线接口电路及程序设计

    根据VME总线规范和协议要求,基于GAL芯片进行了VME总线地址译码、数据读写及中断控制接口电路的设计,完成了电路板设计和研制,试验研究表明其功能满足要求,文中所提出的设计思路方法合理可行。

    标签: GAL VME 总线接口电路 程序设计

    上传时间: 2013-11-03

    上传用户:zhanditian

  • 基于轨道电路的铁路道口列车测速系统设计

    为了实现铁路道口列车接近定时报警,提出了一种基于轨道电路的列车测速系统设计方法。在铁路道口的远端设置两段相邻的25 m轨道电路,列车接近时,两段轨道电路依次动作。采用单片机电路测出两段轨道电路动作的时间间隔,即可计算出列车的行驶速度。将列车的速度信息发送给道口控制中心,确定道口合理的关闭时机。实验结果表明,测速精度可达到0.1 m /s,能够满足系统的要求。

    标签: 轨道电路 列车测速 系统设计 铁路道口

    上传时间: 2014-09-10

    上传用户:xc216

  • 十字路口交通灯时实控制1、要完成本实验

    十字路口交通灯时实控制1、要完成本实验,首先必须了解交通路灯的亮灭规律。设有一个十字路口,1、3为南,北方向, 2、4为东,西方向,初始态为4个路口的红灯全亮。 之后, 1、3路口的绿灯亮, 2、4路口的红灯亮, 1、3路口方向通车。 延迟一段时间后, 1、3路口的绿灯熄灭,而1、3路口的黄灯开始闪烁。闪烁若干次后, 1、3路口的红灯亮, 同时2、4路口的绿灯亮, 2、4路口方向开始通车。 延迟一段时间后, 2、4路口的绿灯熄灭,而黄灯开始闪烁。闪烁若干次后,再切换到1、3路口方向。 之后,重复上述过程与管理

    标签: 十字路口 交通灯 控制 实验

    上传时间: 2015-04-15

    上传用户:星仔

  • 有限状态机FSM思想广泛应用于硬件控制电路设计

    有限状态机FSM思想广泛应用于硬件控制电路设计,也是软件上常用的一种处理方法(软件上称为FMM--有限消息机)。它把复杂的控制逻辑分解成有限个稳定状态,在每个状态上判断事件,变连续处理为离散数字处理,符合计算机的工作特点。同时,因为有限状态机具有有限个状态,所以可以在实际的工程上实现。但这并不意味着其只能进行有限次的处理,相反,有限状态机是闭环系统,有限无穷,可以用有限的状态,处理无穷的事务。

    标签: FSM 有限状态机 应用于 控制

    上传时间: 2013-12-26

    上传用户:cmc_68289287

  • 基于Verilog-HDL的硬件电路的实现 9.7 步进电机的控制   9.7.1 步进电机驱动的逻辑符号   9.7.2 步进电机驱动的时序图   9.7.3 步进电机驱动的逻辑框图

    基于Verilog-HDL的硬件电路的实现 9.7 步进电机的控制   9.7.1 步进电机驱动的逻辑符号   9.7.2 步进电机驱动的时序图   9.7.3 步进电机驱动的逻辑框图   9.7.4 计数模块的设计与实现   9.7.5 译码模块的设计与实现   9.7.6 步进电机驱动的Verilog-HDL描述    9.7.7 编译指令-"宏替换`define"的使用方法   9.7.8 编译指令-"时间尺度`timescale"的使用方法   9.7.9 系统任务-"$finish"的使用方法   9.7.10 步进电机驱动的硬件实现

    标签: Verilog-HDL 步进电机驱动 9.7 硬件电路

    上传时间: 2014-01-23

    上传用户:拔丝土豆

  • 针对被控对象存在的大惯性、纯滞后的特点,采用了模糊控制方式的控制策略,设计了一种高精度温度控制算法

    针对被控对象存在的大惯性、纯滞后的特点,采用了模糊控制方式的控制策略,设计了一种高精度温度控制算法,并以STC89C52单片机为核心, 以及测温元件、转换电路等构成闭环温度控制系统。

    标签: 对象 模糊控制 方式 控制策略

    上传时间: 2014-01-03

    上传用户:luke5347

  • TLC549是一种采用8位逐次逼近式工作的A/D转换器。内部包含系统时钟、采样和保持、8位A/D转换器、数据寄存器以及控制逻辑电路。TLC549每25uS重复一次“输入—转换—输出”。器件有两个控制输

    TLC549是一种采用8位逐次逼近式工作的A/D转换器。内部包含系统时钟、采样和保持、8位A/D转换器、数据寄存器以及控制逻辑电路。TLC549每25uS重复一次“输入—转换—输出”。器件有两个控制输入:I/O CLOCK和片选(CS)。 内部系统时钟和I/O CLOCK可独立使用。应用电路的设计只需利用I/O时钟启动转换或读出转换结果。当CS为高电平时,DATA OUT处于高阻态且I/O时钟被禁止。

    标签: TLC 549 8位 转换器

    上传时间: 2014-01-17

    上传用户:qiaoyue

  • LTC1446是一种采用12位逐次逼近式工作的A/D转换器。内部包含系统时钟、采样和保持、12位A/D转换器、数据寄存器以及控制逻辑电路。LTC1446每25uS重复一次“输入——转换——输出”。器件

    LTC1446是一种采用12位逐次逼近式工作的A/D转换器。内部包含系统时钟、采样和保持、12位A/D转换器、数据寄存器以及控制逻辑电路。LTC1446每25uS重复一次“输入——转换——输出”。器件有两个控制输入:DIN CLK和片选(CS)。 内部系统时钟和DIN CLK可独立使用。应用电路的设计只需利用时钟启动转换或读出转换结果。当CS为高电平时, Dout处于高阻态且DIN时钟被禁止。

    标签: 1446 LTC 转换器 25

    上传时间: 2014-01-23

    上传用户:450976175