专辑类-测试技术专辑-134册-1.93G --现代无损检测新技术新工艺与应用技术标准大全2-3140页-59.7M.pdf
上传时间: 2013-06-16
上传用户:tmin392599868
专辑类-测试技术专辑-134册-1.93G -现代无损检测新技术新工艺与应用技术标准大全1-2279页-52.0M.pdf
上传时间: 2013-07-20
上传用户:chenjjer
专辑类-数字处理及显示技术专辑-106册-9138M --液晶器件工艺基础-472页-14.6M.pdf
上传时间: 2013-06-07
上传用户:啦啦啦啦啦啦啦
专辑类-数字处理及显示技术专辑-106册-9138M 液晶器件工艺基础-470页-14.6M.pdf
上传时间: 2013-07-28
上传用户:yumiaoxia
专辑类-EDA仿真相关专辑-56册-2.30G 集成电路工艺讲义-7.0M-PPT版.zip
上传时间: 2013-06-22
上传用户:洛木卓
专辑类-国标类相关专辑-313册-701M SJ-T-10670-1995-表面组装工艺通用技术-25页-0.9M.pdf
上传时间: 2013-04-24
上传用户:zhengzg
PCB制造流程及说明
上传时间: 2013-08-02
上传用户:l254587896
盘式永磁电机因其较高的转矩密度和良好的动态响应特性,在各种驱动、伺服和控制领域得到了迅速的推广和应用。本文针对盘式永磁同步电动机的设计展开研究,所做工作主要包括以下几个部分: 首先,从电机的主要尺寸方程入手将盘式永磁电机和径向永磁电机的转矩密度进行了比较,得到了两种电机转矩密度的变化关系。推导了六相盘式永磁同步电动机的电枢反应电抗、槽漏抗等的计算公式,同时也给出了这些参数相应的有限元计算方法,两种计算结果基本一致。并且在对多极少齿结构电机的漏磁系数进行研究的基础上,总结了该类电机的漏磁系数的计算方法。 其次,采用了针对六相电机的22极24槽结构,使得电机的主要尺寸减小,电机定子冲槽、电枢下线等工艺要求降低。利用有限元法和傅立叶分析求解对永磁体的形状进行优化,可使得永磁电机气隙磁密波形畸变率减小,进而降低的转矩波动。定量分析了不同定子槽口宽度对空载反电动势波形和齿槽转矩的影响规律。 通过对盘式永磁电机的磁场分布特点的研究,编写了分环法盘式永磁电机电磁设计程序。通过对样机设计值与实验值比较,不断对盘式永磁电动机的电磁程序进行完善和修正,目前已经形成了一个比较实用可靠的CAD软件。 对盘式永磁电机转子盘体进行刚度计算,并且也对电机的定子进行了固有频率的计算,保证了电机的可靠运行。 最后,在上述研究的基础上,本文设计制造了一台5kW的双定子单转子结构的盘式永磁同步电动机样机并做了详细的实验,实验结果与理论分析基本一致。
上传时间: 2013-07-29
上传用户:acon
近年来,随着集成电路技术和电源管理技术的发展,低压差线性稳压器(LDO)受到了普遍的关注,被广泛应用于便携式电子产品如PDA、MP3播放器、数码相机、无线电话与通信设备、医疗设备和测试仪器等中,但国内研究起步晚,市场大部分被国外产品占有,因此,开展本课题的研究具有特别重要的意义。 首先,简单阐述了课题研究的背景及意义,分析了低压差线性稳压器(LDO)研究的现状和发展趋势,并提出了设计的预期技术指标。 其次,详细分析了LDO线性稳压器的理论基础,包括其结构、各功能模块的作用、系统工作原理、性能指标定义及设计时对性能指标之间相互矛盾的折衷考虑。 再次,设计了基于自偏置电流源的带隙基准电压源,选取PMOS管作为系统的调整元件并计算出了其尺寸,设计了基于CMOS工艺的两级误差运算放大器。利用HSPICE工具仿真了基准电压源和误差运算放大器的相关性能参数。 然后,重点分析了稳压器的稳定性特征,指出系统存在的潜在不稳定性,详细论述了稳定性补偿的必要性,比较了业界使用过的几种稳定性补偿方法的不足之处,提出了一种基于电容反馈VCCS的补偿方法,对系统进行了稳定性的补偿; 最后,将所设计的模块进行联合,设计了一款基于CMOS工艺的LDO线性稳压器电路,利用HSPICE工具验证了其压差电压、静态电流、线性调整率等性能指标,仿真结果验证了理论分析的正确性、设计方法的可行性。
上传时间: 2013-07-08
上传用户:Wibbly
现场可编程门阵列(FPGA,Field Programmable Gate Array)是可编程逻辑器件的一种,它的出现是随着微电子技术的发展,设计与制造集成电路的任务已不完全由半导体厂商来独立承担。系统设计师们更愿意自己设计专用集成电路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的设计周期尽可能短,最好是在实验室里就能设计出合适的ASIC芯片,并且立即投入实际应用之中。现在,FPGA已广泛地运用于通信领域、消费类电子和车用电子。 本文中涉及的I/O端口模块是FPGA中最主要的几个大模块之一,它的主要作用是提供封装引脚到CLB之间的接口,将外部信号引入FPGA内部进行逻辑功能的实现并把结果输出给外部电路,并且根据需要可以进行配置来支持多种不同的接口标准。FPGA允许使用者通过不同编程来配置实现各种逻辑功能,在IO端口中它可以通过选择配置方式来兼容不同信号标准的I/O缓冲器电路。总体而言,可选的I/O资源的特性包括:IO标准的选择、输出驱动能力的编程控制、摆率选择、输入延迟和维持时间控制等。 本文是关于FPGA中多标准兼容可编程输入输出电路(Input/Output Block)的设计和实现,该课题是成都华微电子系统有限公司FPGA大项目中的一子项,目的为在更新的工艺水平上设计出能够兼容单端标准的I/O电路模块;同时针对以前设计的I/O模块不支持双端标准的缺点,要求新的电路模块中扩展出双端标准的部分。文中以低压双端差分标准(LVDS)为代表构建双端标准收发转换电路,与单端标准比较,LVDS具有很多优点: (1)LVDS传输的信号摆幅小,从而功耗低,一般差分线上电流不超过4mA,负载阻抗为100Ω。这一特征使它适合做并行数据传输。 (2)LVDS信号摆幅小,从而使得该结构可以在2.5V的低电压下工作。 (3)LVDS输入单端信号电压可以从0V到2.4V变化,单端信号摆幅为400mV,这样允许输入共模电压从0.2V到2.2V范围内变化,也就是说LVDS允许收发两端地电势有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工艺,辅助Xilinx公司FPGA开发软件ISE,设计完成了可以用于Virtex系列各低端型号FPGA的IOB结构,它有灵活的可配置性和出色的适应能力,能支持大量的I/O标准,其中包括单端标准,也包括双端标准如LVDS等。它具有适应性的优点、可选的特性和考虑到被文件描述的硬件结构特征,这些特点可以改进和简化系统级的设计,为最终的产品设计和生产打下基础。设计中对包括20种IO标准在内的各电器参数按照用户手册描述进行仿真验证,性能参数已达到预期标准。
上传时间: 2013-05-15
上传用户:shawvi