介绍了应用VHDL技术设计嵌入式全数字锁相环路的方法,详细叙述了其工作原理和设计思想,并用可编程逻辑器件FPGA实现。
上传时间: 2013-08-11
上传用户:yare
基于FPGA的全数字锁相环设计,内有设计过程和设计思想
上传时间: 2013-08-13
上传用户:fqscfqj
verilog编写基于fpga的鉴相器模块
上传时间: 2013-08-19
上传用户:18752787361
基于FPGA设计数字锁相环,提出了一种由微分超前/滞后型检相器构成数字锁相环的Verilog-HDL建模方案
上传时间: 2013-08-19
上传用户:Huge_Brother
尽管频率合成技术已经经历了大半个世纪的发展史,但直到今天,人们对\\r\\n它的研究仍然在继续。现在,我们可以开发出输出频率高达IG的DDS系统,\\r\\n武汉理工大学硕士学位论文\\r\\n已能满足绝大多数频率源的要求,集成DDS产品的信噪比也可达到75dB以上,\\r\\n已达到锁相频率合成的一般水平。电子技术的发展己进入数字时代,模拟信号\\r\\n数字化的方法也是目前一个热门研究课题,高速AD、DA器件在通信、广播电\\r\\n视等领域的应用越来越广泛。本次设计完成了软件仿真和硬件实现,对设计原
上传时间: 2013-08-21
上传用户:asdkin
针对高频感应加热电源中用传统的模拟锁相环跟踪频率所存在的问题,提出一种非常适合于高频感应加热的\r\n新型的数字锁相环。使用FPGA 内底层嵌入功能单元中的数字锁相环74HCT297 ,并添加少量的数字电路来实现。最后利\r\n用仿真波形验证该设计的合理性和有效性。整个设计负载范围宽、锁相时间短,现已成功应用于100 kHz/ 30 kW 的感应加\r\n热电源中。
上传时间: 2013-08-22
上传用户:nairui21
关于数字锁相环的一点东西,可以下来看看\r\n
标签: 数字锁相环
上传时间: 2013-08-26
上传用户:7891
Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,单片机进行计算和显示。
上传时间: 2013-08-28
上传用户:asdfasdfd
意法半导体静电计单相组合解决方案 图 意法半导体静电计单相组合解决方案
上传时间: 2013-10-23
上传用户:Aidane
在鱼雷技术发展中,低截获概率技术(LPI)的采用大大提高鱼雷的作战能力,同时也对截获信号提出了更高的要求。本文将基于小波分析的检测方法,具体对有效的低截获特征信号信号进行检测,相比于短时傅里叶变换的基础上,采用Daubechies5小波对信号进行分解变换,证明小波分析方法的有效性及优越性。
上传时间: 2013-10-22
上传用户:lht618