这是在FPGA上实现的数字钟功能,用VERILOG语言编程,已功过编译,仿真验证
上传时间: 2013-12-18
上传用户:R50974
干涉仪测向具有精度高、速度快的特点,在无源探测定位系统中具有广泛的应用。传统干涉仪依靠短基线保证无模糊测向范围,依靠长基线保证测向精度,采用整数阶基线比。该方法在宽带应用条件下难以实现,且对天线阵的安装位置非常敏感。本课题研究分数阶干涉仪测向的算法,同时实现宽带、高精度、无模糊的要求,并研究不同分数比、相位测量误差对测向精度的影响,进行仿真验证。
上传时间: 2013-12-02
上传用户:wyc199288
VHDLfullCODEforCAcodeGenerator.rar为CA码发生器的完整VHDL程序,可用于CA码的产生与仿真验证等。
标签: VHDLfullCODEforCAcodeGenerator VHDL 发生器
上传时间: 2014-01-14
上传用户:784533221
介绍了CORDIC数字计算机的设计,采用的是verilogHDL,在modelsim上可以实现仿真验证,压缩包中包含CORDIC的工作结构图,比较详细
上传时间: 2014-01-03
上传用户:lps11188
介绍了carry_chain_adder,carry_skip_adder,ipple_carry_adder三种常用的加法器,采用verilogHDL语言,利用modelsim软件仿真验证,压缩包中包含有流程图
上传时间: 2014-01-20
上传用户:sunjet
介绍了除法器的设计,采用verilogHDL语言,利用modelsim仿真验证,压缩包中包含了流程图
标签: 除法器
上传时间: 2016-02-04
上传用户:chenlong
介绍了几种常用的乘法器的设计,carry_save_mult,ripple_carry_mult等,压缩包中包含结构流程图,用verilogHDL语言,采用modelsim仿真验证
标签: 乘法器
上传时间: 2013-12-19
上传用户:pompey
SPI总线硬件描述语言Verilog下的实现,含主模式和从模式的实现,经过仿真验证,可作为一个单独的模块使用
上传时间: 2014-01-21
上传用户:hopy
硬件模块代码,用于片上系统设计仿真验证,完成对AT24C02B的功能和时序模拟
上传时间: 2016-02-21
上传用户:rocwangdp
MC_CDMA具有良好的抗干扰和抗多径衰落过程,采用迫零检测法,进一步提高其性能,本程序已经作者仿真验证,具有良好的多用户检测功能
上传时间: 2013-12-22
上传用户:1427796291