虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

仿真以及代码实现

  • matlab仿真书籍的源码 《simulink仿真及代码生成技术_随书程序》12章全

    这个是《simulink仿真及代码生成技术_随书程序》,总共有12章。

    标签: matlab simulink

    上传时间: 2022-06-10

    上传用户:ttalli

  • 此代码实现了用树莓派控制RGB LED.

    此代码实现了用树莓派控制RGB LED.

    标签: 树莓派 rgb led

    上传时间: 2022-06-20

    上传用户:kingwide

  • 可报警的电子脉搏计、心率计设计,附原理图、仿真以及源码

    可报警的电子脉搏计、心率计设计,附原理图、仿真以及源码

    标签: 报警 电子 脉搏 心率 设计 原理图 仿真 以及

    上传时间: 2022-07-18

    上传用户:默默

  • 该文件是一份本人设计的实验报告

    该文件是一份本人设计的实验报告,报告内详细说明了用VHDL语言,设计一个三位动态显示的计数器。采用模块化得设计,设计通过了仿真以及下载实现。总的文件是:shixian.vhd,下面包括四个元件:jishu1000.vhd,xzqh.vhd,senvedec.vhd,disp.vhd.

    标签: 实验报告

    上传时间: 2014-01-05

    上传用户:jcljkh

  • 保密通信中RS编解码的FPGA实现

    由于信道中存在干扰,数字信号在信道中传输的过程中会产生误码.为了提高通信质量,保证通信的正确性和可靠性,通常采用差错控制的方法来纠正传输过程中的错误.本文的目的就是研究如何通过差错控制的方法以提高通信质量,保证传输的正确性和可靠性.重点研究一种信道编解码的算法和逻辑电路的实现方法,并在硬件上验证,利用码流传输的测试方法,对设计进行测试.在以上的研究基础之上,横向扩展和课题相关问题的研究,包括FPGA实现和高速硬件电路设计等方面的研究. 纠错码技术是一种通过增加一定的冗余信息来提高信息传输可靠性的有效方法.RS码是一种典型的纠错码,在线性分组码中,它具有最强的纠错能力,既能纠正随机错误,也能纠正突发错误.在深空通信,移动通信以及数字视频广播等系统中具有广泛的应用,随着RS编码和解码算法的改进和相关的硬件实现技术的发展,RS码在实际中的应用也将更加广泛. 在研究中,对所研究的问题进行分解,集中精力研究课题中的重点和难点,在各个模块成功实现的基础上,成功的进行系统组合,协调各个模块稳定的工作. 在本文中的EDA设计中,使用了自顶向下的设计方法,编解码算法每一个子模块分开进行设计,最后在顶层进行元件例化,正确实现了编码和解码的功能. 本文首先介绍相关的数字通信背景;接着提出纠错码的设计方案,介绍RS(31,15)码的编译码算法和逻辑电路的实现方法,RTL代码编写和逻辑仿真以及时序仿真,并讨论了FPGA设计的一般性准则以及高速数字电路设计的一些常用方法和注意事项;最后设计基于FPGA的硬件电路平台,并利用静态和动态的方法对编解码算法进行测试. 通过对编码和解码算法的充分理解,本人使用Verilog HDL语言对算法进行了RTL描述,在Altera公司Cyclone系列FPGA平台上面实现了编码和解码算法. 其中,编码的最高工作频率达到158MHz,解码的最高工作频率达到91MHz.在进行硬件调试的时候,整个系统工作在30MHz的时钟频率下,通过了硬件上的静态测试和动态测试,并能够正确实现预期的纠错功能.

    标签: FPGA 保密通信 RS编解码

    上传时间: 2013-07-01

    上传用户:liaofamous

  • PCI总线接口的FPGA实现及应用

    本论文重点分析了PCI总线接口的设计.对PCI总线协议的分析理解是进行PCI总线接口设计的前提,而对PCI总线接口的功能分析和结构划分是设计的关键.本文在理解协议的基础上,对PCI总线接口的整体设计和子模块的划分以及Verilog实现进行了详细的分析和阐述,并编写测试激励程序完成功能仿真,最后通过PCB试验板进行了测试.我们设计了DMA控制器作为PCI总线接口板的应用,对DMA的Top层结构和各个子模块及其与PCI总线的接口等都做了详细的划分.论文中FIFO的实现也做了详细的描述.但由于时间的限制,代码的编写和仿真还没完成.这也是本项目需要进一步完善的地方.

    标签: FPGA PCI 总线接口

    上传时间: 2013-06-12

    上传用户:lizhizheng88

  • 基于FPGA的无线信道仿真器设计与实现

    随着人们对无线通信需求和质量的要求越来越高,无线通信设备的研发也变得越来越复杂,系统测试在整个设备研发过程中所占的比重也越来越大。为了能够尽快缩短研发周期,测试人员需要在实验室模拟出无线信道的各种传播特性,以便对所设计的系统进行调试与测试。无线信道仿真器是进行无线通信系统硬件调试与测试不可或缺的仪器之一。 本文设计的无线信道仿真器是以Clarke信道模型为参考,采用基于Jakes模型的改进算法,使用Altera公司的StratixⅡ EP2S180模拟实现了频率选择性衰落信道。信道仿真器实现了四根天线数据的上行接收,每根天线由八条可分辨路径,每条可分辨路径由64个反射体构成,每根天线可分辨路径和反射体的数目可以独立配置。通过对每个反射体初始角度和初始相位的设置,并且保证反射体的角度和相位是均匀分布的随机数,可以使得同一条路径不同反射体之间的非相关特性,得到的多径传播信道是一个离散的广义平稳非相关散射模型(WSSUS)。无线信道仿真器模拟了上行数据传输环境,上行数据由后台产生后储存在单板上的SDRAM中。启动测试之后,上行数据在CPU的控制下通过信道仿真器,然后送达基带处理板解调,最后测试数据的误码率和误块率,从而分析基站的上行接收性能。 首先,本文研究了3GPP TS 25.141协议中对通信设备测试的要求和无线信道自身的特点,完成了对无线信道仿真器系统设计方案的吸收和修改。 其次,针对FPGA内部资源结构,研究了信道仿真器FPGA实现过程中的困难和资源的消耗,进行了模块划分。主要完成了时延模块、瑞利衰落模块、背板接口模块等的RTL级代码的开发、仿真、综合和板上调试;完成了FPGA和后台软件的联合调试;完成了两天线到四天线的改版工作,使FPGA内部的工作频率翻了一倍,大幅降低了FPGA资源的消耗。 最后,在完成无线信道仿真器的硬件设计之后,对无线信道仿真器的测试根据3GPP TS 25.141 V6.13.0协议中的要求进行,即在数据误块率(BLER)一定的情况下,对不同信道传播环境和不同传输业务下的信噪比(Eb/No)进行测试,单天线和多天线的测试结果符合协议中规定的信噪比(Eb/No)的要求。

    标签: FPGA 无线信道 仿真器

    上传时间: 2013-04-24

    上传用户:小杨高1

  • 基于FPGA的MMC卡实现

    基于FPGA的MMC卡实现,内部包含了C++仿真调试代码以及FPGA的实现代码,建立工程后可以之间编译调试

    标签: FPGA MMC

    上传时间: 2013-08-20

    上传用户:swz13842860183

  • 基于单片机的轮机模拟器电站同步表实现

    摘要:本文首先简要说明了同步表在船舶电站中的用途,以及实船上同步表各个部分的功能和操作方法;文中介绍了在轮机模拟器上对于电站同步表的一种新的仿真模型以及该模拟器对同步表的要求,这一仿真模型和模拟器需求是文中介绍的基于单片机的同步表的基础;根据这一模型,详细介绍了用通用单片机STC89C51实现轮机模拟器电站系统上的同步表的系统构成,以及模拟实现同步表各项功能的的硬件和软件方法,并在文中给出了详细的软件流程图和部分硬件原理图以及配套的软件代码;在文章最后,简要介绍了本文实现的基于单片机的同步表的特点以及其在轮机模拟器上实际应用的表现。关键词:船舶电站;同步表;单片机;模拟

    标签: 单片机 轮机模拟器 电站

    上传时间: 2013-11-23

    上传用户:lili123

  • 基于FPGA的MMC卡实现

    基于FPGA的MMC卡实现,内部包含了C++仿真调试代码以及FPGA的实现代码,建立工程后可以之间编译调试

    标签: FPGA MMC

    上传时间: 2014-01-03

    上传用户:yepeng139