搜索:Clock

找到约 475 项符合「Clock」的查询结果

结果 475
https://www.eeworm.com/dl/897953.html 技术资料

基于STC89C52单片机的模块化结构设计智能药盒实现

对于市场上已有药盒功能单一、结构简单等情况,本次研究在深入分析国内已有药盒设计情况的基础上,阐述提出设计智能药盒的意义、遵循的原则及其功能基础上,提出本文依托STC89C52单片机,设计相应的智能药盒,其主要功能包含语音模块、时钟模块等,它具有操作简单、方便携带等优势,展现出较高的实用性。As fo ...
下载 8
·
查看 8172
https://www.eeworm.com/dl/747442.html 技术资料

FPGA读取OV5640摄像头数据并通过VGA或LCD屏显示输出的Verilog逻辑源码Quartu

FPGA读取OV5640摄像头数据并通过VGA或LCD屏显示输出的Verilog逻辑源码Quartus工程文件+文档说明,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input                       clk, input      &nb ...
下载 3
·
查看 2910
https://www.eeworm.com/dl/831346.html 技术资料

电子书-RTL Design Style Guide for Verilog HDL540页

电子书-RTL Design Style Guide for Verilog HDL540页A FF having a fixed input value is generated from the description in the upper portion of Example 2-21. In this case, ’0’ is output when the reset signal is asynchronously input, and ’1’ is output when the START signal rises. ...
下载 6
·
查看 883
https://www.eeworm.com/dl/678/384037.html 系统设计方案

利用QuartusII的"MegaWizard Plug-In Manager", 设计输入数据宽度是4bit的ADD、SUB、MULT、DIVIDE、COMPARE 把它们作为一个proje

利用QuartusII的"MegaWizard Plug-In Manager", 设计输入数据宽度是4bit的ADD、SUB、MULT、DIVIDE、COMPARE 把它们作为一个project,DEVICE选用EPF10K70RC240-4,对它们进行 时序仿真,将仿真波形(输入输出选用group)在一页纸上打印出来。 2.利用QuartusII的"MegaWizard Plug-In Manager"中的LPM_ ...
下载 54
·
查看 2042
https://www.eeworm.com/dl/747450.html 技术资料

基于FPGA设计的sdram读写测试实验Verilog逻辑源码Quartus工程文件+文档说明 DR

基于FPGA设计的sdram读写测试实验Verilog逻辑源码Quartus工程文件+文档说明,DRAM选用海力士公司的 HY57V2562 型号,容量为的 256Mbit,采用了 54 引脚的TSOP 封装, 数据宽度都为 16 位, 工作电压为 3.3V,并丏采用同步接口方式所有的信号都是时钟信号。FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版 ...
下载 9
·
查看 9668
https://www.eeworm.com/dl/697/338240.html RFID编程

一篇来自台湾中华大学的论文--《无线射频系统标签晶片设计》

一篇来自台湾中华大学的论文--《无线射频系统标签晶片设计》,彩色版。其摘要为:本論文討論使用於無線射頻辨識系統(RFID)之標籤晶片系統的電路設計和晶片製作,初步設計標籤晶片的基本功能,設計流程包含數位軟體及功能的模擬、基本邏輯閘及類比電路的設計與晶片電路的佈局考量。 論文的第一部份是序 ...
下载 134
·
查看 1094
https://www.eeworm.com/dl/648/398947.html 单片机开发

本例展示了如何利用外设TIM2来产生四路频率不同的信号。 TIM2时钟设置为36MHz

本例展示了如何利用外设TIM2来产生四路频率不同的信号。 TIM2时钟设置为36MHz,预分频设置为2,使用输出比较-翻转模式(Output Compare Toggle Mode)。 TIM2计数器时钟可表达为:TIM2 counter clock = TIMxCLK / (Prescaler +1) = 12 MHz 设置TIM2_CCR1寄存器值为32768,则CC1更新频率为TIM2计数器 ...
下载 37
·
查看 1072
https://www.eeworm.com/dl/513133.html 笔记

实验二须知

实验内容: 1.利用QuartusII的"MegaWizard Plug-In Manager",   设计输入数据宽度是4bit的ADD、SUB、MULT、DIVIDE、COMPARE   把它们作为一个project,DEVICE选用EPF10K70RC240-4,对它们进行   时序仿真,将仿真波形(输入输出选用group)文件提交。 2.利用QuartusII的 ...
下载 1
·
查看 81
https://www.eeworm.com/dl/895801.html 技术资料

基于STM32单片机的智能自行车清洗机器人设计

针对目前自行车清洗领域存在清洗效率低,清洗方式不合理,清洗成本高等诸多问题,设计了一款智能化自行车清洗机器人,以实现自行车的自动清洗。该机器人以STM32F103芯片为控制核心,包括稳压系统、数字时钟系统、步进电机驱动系统、温湿度监测系统、清洗系统等;不仅在一定程度上便于自行车的清洗,还可以降低 ...
下载 4
·
查看 617
https://www.eeworm.com/dl/508/13132.html 经验分享

BGA布线指南

BGA布线指南 BGA CHIP PLACEMENT AND ROUTING RULE BGA是PCB上常用的组件,通常CPU、NORTH BRIDGE、SOUTH BRIDGE、AGP CHIP、CARD BUS CHIP…等,大多是以bga的型式包装,简言之,80﹪的高频信号及特殊信号将会由这类型的package内拉出。因此,如何处理BGA package的走线,对重要信号会有很大的影响 ...
下载 127
·
查看 1112