搜索结果

找到约 635 项符合 移位 的查询结果

技术资料 基于FPGA的扩频模拟信号源的设计与实现.rar

信号发生器是控制系统的重要组成部分。研制出较高精度、可靠性、可调参数的数字量信号发生器,对于促进我国航空、航天、国防以及工业自动化等领域的发展均有重要意义。本文以直接频率合成和伪随机码的设计与实现为中心,对扩频通信的基本理论、信号源的结构、载波调制等问题进行了深入的分析和研究,并给出了模块的硬件实现 ...
https://www.eeworm.com/dl/897277.html
下载: 7
查看: 821

技术资料 基于FPGA的扩频模拟信号源的设计

信号发生器是控制系统的重要组成部分。研制出较高精度、可靠性、可调参数的数字量信号发生器,对于促进我国航空、航天、国防以及工业自动化等领域的发展均有重要意义。本文以直接频率合成和伪随机码的设计与实现为中心,对扩频通信的基本理论、信号源的结构、载波调制等问题进行了深入的分析和研究,并给出了模块的硬件实现 ...
https://www.eeworm.com/dl/919333.html
下载: 3
查看: 912

机械电子 EXPERT半自动贴片机操作规程

一、在开机前先检查机器的电源和气源是否接好,气压表读数必需在0.55-0.8MPa之间,将贴片头推回到左上角,打开机器、电脑、图像处理器电源开关。二、电脑启动完成,点击桌面图标“Expert.exe”,打开机器软件。三、对应PCB,选择相对应的贴片程序打开。四、根据贴片程序显示的装料表,将不同的元器件装在对应的位置。五、放 ...
https://www.eeworm.com/dl/572/36896.html
下载: 137
查看: 1127

技术资料 cordic算法的FPGA实现

CORDIC算法的原理 计算三角函数和其它一些硬件不易实现的函数,一般可使用查表法、多项式展开或近似的方法。这些方法均不能兼顾速度、精度、简单性等方面的要求。CORDIC算法则是为解决这种问题而产生的。它从算法本身人手,可将复杂的算法分解成一些在硬件中容易实现的基本算法,如加法、移位等,从而使这些算法在硬件上可 ...
https://www.eeworm.com/dl/927479.html
下载: 1
查看: 7357

技术资料 STM32FLASH实验-SPI

FLASH实验-SPI学习目标:1、学会STM32硬件SPI2、学会对EN25Q64进行读写操作10.1 EN25Q64简介EN25Q64是华邦公司推出的大容量SPI FLASH产品,EN25Q64的容量为64M比特,也就是说有8M字节.EN25Q64将8M的容量分为128个块(Block),每个块大小为64K字节,每个块又分为16个扇区(Sector),每个扇区4K个字节.EN25Q64的最少擦除单 ...
https://www.eeworm.com/dl/835778.html
下载: 2
查看: 9917

技术资料 DS1302实时时钟芯片的中文资料详细概述

DS1302包括时钟/日历寄存器和31字节(8位)的数据暂存寄存器,数据通信仅通过一条串行输入输出口。实时时钟/日历提供包括秒、分、时、日期、月份和年份信息。闰年可自行调整,可选择12小时制和24小时制,可以设置AM、PM。  主要工作原理图如Figure 1 所示:移位寄存器,控制逻辑,晶振,时钟和RAM。在进行任何数据传输时 ...
https://www.eeworm.com/dl/836659.html
下载: 5
查看: 1824

书籍源码 大量常用优秀程序源代码和说明

单片机方面大量常用优秀源代码和说明 ACM-12864汉字液晶显示驱动程序 Ad_da转换 ADC0809 adc2051 AD转换类 C51_table DES算法演示 I2c总线 IIC LED显示 编程规范与范例 步进电机 查表 串行通信 打印 代码运算类 代码转换 单片机经验谈 单片机直接驱动液晶显示 电机pwm控制 电机控制 定浮点子程序库 定时与中断 二进制数运算 ...
https://www.eeworm.com/dl/532/13400.html
下载: 89
查看: 1153

模拟电子 定点乘法器设计(中文)

   定点乘法器设计(中文)  运算符:   + 对其两边的数据作加法操作; A + B   - 从左边的数据中减去右边的数据; A - B   - 对跟在其后的数据作取补操作,即用0减去跟在其后的数据; - B   * 对其两边的数据作乘法操作; A * B   & 对其两边的数据按位作与操作; A & B   # 对其两边的数据 ...
https://www.eeworm.com/dl/571/21311.html
下载: 43
查看: 1130

VHDL/FPGA/Verilog 使用verilog作为CPU设计语言实现单数据通路五级流水线的CPU。具有32个通用寄存器、一个程序计数器PC、一个标志寄存器FLAG

使用verilog作为CPU设计语言实现单数据通路五级流水线的CPU。具有32个通用寄存器、一个程序计数器PC、一个标志寄存器FLAG,一个堆栈寄存器STACK。存储器寻址粒度为字节。数据存储以32位字对准。采用32位定长指令格式,采用Load/Store结构,ALU指令采用三地址格式。支持有符号和无符号整数加、减、乘、除运算,并支持浮点数 ...
https://www.eeworm.com/dl/663/321145.html
下载: 129
查看: 2255

技术资料 数字电子技术 (第九版) 改编版 .part1

本文档分为2份资源较大,分为两个部分,下载完即可打开:part1:http://dl.21ic.com/download/part1-267728.html part2:http://dl.21ic.com/download/part2-267729.html 本书是关于数字电子技术的经典教材,内容涉及数字电子技术的基本概念、数制、逻辑门、布尔代数和逻辑化简、组合逻辑分析、组合逻辑的作用、 ...
https://www.eeworm.com/dl/846111.html
下载: 9
查看: 241