搜索结果

找到约 33 项符合 时钟脉冲 的查询结果

其他 十进制加法计数器

十进制加法计数器,是通过时钟脉冲来,在四个设置输入端设初始值,在输出端设每到一定的值时就会输出一个高电平
https://www.eeworm.com/dl/534/466645.html
下载: 155
查看: 1068

系统设计方案 Quartus II 5.0下写的一个单总线架构的CPU设计

Quartus II 5.0下写的一个单总线架构的CPU设计,包括控制器、运算器、译码电路等。模拟的时钟脉冲也给出。已经通过Quartus II 5.0运行。可以给需要设计总线架构CPU的同学一点参考。
https://www.eeworm.com/dl/678/274751.html
下载: 64
查看: 1307

技术资料 2017年数字IC设计工程师招聘面试笔试100题附答案

1:什么是同步逻辑和异步逻辑?  同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。  同步时序逻辑电路的特点:各触发器的时钟端全部连接在一起,并接在系统时钟端,只有当时钟脉冲到来时,电路的状态才能改变。改变后的状态将一直保持到下一个时钟脉冲的到来,此时无论外部输入 x 有无变 ...
https://www.eeworm.com/dl/843286.html
下载: 3
查看: 3381

技术资料 数字IC设计工程师笔试面试经典100题.

1:什么是同步逻辑和异步逻辑?同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。同步时序逻辑电路的特点:各触发器的时钟端全部连接在一起,并接在系统时钟端,只有当时钟脉冲到来时,电路的状态才能改变。改变后的状态将一直保持到下一个时钟脉冲的到来,此时无论外部输入x有无变化,状态表 ...
https://www.eeworm.com/dl/842685.html
下载: 2
查看: 2761

VHDL/FPGA/Verilog 移位运算器SHIFTER 使用Verilog HDL 语言编写

移位运算器SHIFTER 使用Verilog HDL 语言编写,其输入输出端分别与键盘/显示器LED 连接。移位运算器是时序电路,在J钟信号到来时状态产生变化, CLK 为其时钟脉冲。由S0、S1 、M 控制移位运算的功能状态,具有数据装入、数据保持、循环右移、带进位循环右移,循环左移、带进位循环左移等功能。 CLK 是时钟脉冲输入,通过键5 ...
https://www.eeworm.com/dl/663/465033.html
下载: 86
查看: 1113

VHDL/FPGA/Verilog 减1计数器 一、设计要求 用Verilog HDL语言设计一个计数器。 要求计数器具有异步置位/复位功能

减1计数器 一、设计要求 用Verilog HDL语言设计一个计数器。 要求计数器具有异步置位/复位功能,可以进行自增和自减计数,其计数周期为2^N(N为二进制位数)。 二、设计原理 输入/输出说明: d:异步置数数据输入; q:当前计数器数据输出; clock:时钟脉冲; count_en:计数器计数使能控制(1:计数/0:停止计数); updo ...
https://www.eeworm.com/dl/663/134176.html
下载: 35
查看: 1598

技术资料 数字IC设计经典笔试题

近年来,国内的IC设计公司逐渐增多,IC公司对人才的要求也不断提高,不仅反映在对相关项目经验的要求,更体现在专业笔试题目难度的增加和广度的延伸。为参加数字IC设计公司的笔试做准备,我们需要提前熟悉那些在笔试中出现的经典题目。什么是同步逻辑和异步逻辑?  同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟 ...
https://www.eeworm.com/dl/843281.html
下载: 4
查看: 2820

单片机开发 SPI是一个环形总线结构

SPI是一个环形总线结构,由ss(cs)、sck、sdi、sdo构成,其时序其实很简单,主要是在sck的控制下,两个双向移位寄存器进行数据交换。 假设下面的8位寄存器装的是待发送的数据10101010,上升沿发送、下降沿接收、高位先发送。 那么第一个上升沿来的时候 数据将会是sdo=1;寄存器=0101010x。下降沿到来的时候,sdi上的电平 ...
https://www.eeworm.com/dl/648/345304.html
下载: 81
查看: 1067

VHDL/FPGA/Verilog 除法器的设计本文所采用的除法原理是:对于八位无符号被除数A

除法器的设计本文所采用的除法原理是:对于八位无符号被除数A,先对A转换成高八位是0低八位是A的数C,在时钟脉冲的每个上升沿C 向左移动一位,最后一位补零,同时判断C的高八位是否大于除数B,如是则C的高八位减去B,同时进行移位操作,将C的第二位置1。否则,继续移位操作。经过八个周期后,所得到的C的高八位为余数,第八 ...
https://www.eeworm.com/dl/663/299485.html
下载: 95
查看: 1078

VHDL/FPGA/Verilog 除法器的设计本文所采用的除法原理是:对于八位无符号被除数A

除法器的设计本文所采用的除法原理是:对于八位无符号被除数A,先对A转换成高八位是0低八位是A的数C,在时钟脉冲的每个上升沿C 向左移动一位,最后一位补零,同时判断C的高八位是否大于除数B,如是则C的高八位减去B,同时进行移位操作,将C的第二位置1。否则,继续移位操作。经过八个周期后,所得到的C的高八位为余数,第八 ...
https://www.eeworm.com/dl/663/467491.html
下载: 95
查看: 1168