📄 ccd_dr.tan.rpt
字号:
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; clk ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clk' ;
+-----------------------------------------+-----------------------------------------------------+---------------+---------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+---------------+---------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 151.52 MHz ( period = 6.600 ns ) ; cnt1[5]~reg0 ; ccd_sh~reg0 ; clk ; clk ; None ; None ; 4.600 ns ;
; N/A ; 151.52 MHz ( period = 6.600 ns ) ; cnt1[3]~reg0 ; ccd_clk1~reg0 ; clk ; clk ; None ; None ; 4.600 ns ;
; N/A ; 151.52 MHz ( period = 6.600 ns ) ; cnt1[4]~reg0 ; ccd_clk1~reg0 ; clk ; clk ; None ; None ; 4.600 ns ;
; N/A ; 153.85 MHz ( period = 6.500 ns ) ; cnt2[0]~reg0 ; ccd_sh~reg0 ; clk ; clk ; None ; None ; 4.500 ns ;
; N/A ; 153.85 MHz ( period = 6.500 ns ) ; cnt2[3]~reg0 ; ccd_sh~reg0 ; clk ; clk ; None ; None ; 4.500 ns ;
; N/A ; 153.85 MHz ( period = 6.500 ns ) ; cnt2[2]~reg0 ; ccd_sh~reg0 ; clk ; clk ; None ; None ; 4.500 ns ;
; N/A ; 153.85 MHz ( period = 6.500 ns ) ; cnt2[6]~reg0 ; ccd_sh~reg0 ; clk ; clk ; None ; None ; 4.500 ns ;
; N/A ; 153.85 MHz ( period = 6.500 ns ) ; cnt2[5]~reg0 ; ccd_sh~reg0 ; clk ; clk ; None ; None ; 4.500 ns ;
; N/A ; 153.85 MHz ( period = 6.500 ns ) ; cnt2[4]~reg0 ; ccd_sh~reg0 ; clk ; clk ; None ; None ; 4.500 ns ;
; N/A ; 153.85 MHz ( period = 6.500 ns ) ; cnt2[0]~reg0 ; ccd_clk1~reg0 ; clk ; clk ; None ; None ; 4.500 ns ;
; N/A ; 153.85 MHz ( period = 6.500 ns ) ; cnt2[1]~reg0 ; ccd_clk1~reg0 ; clk ; clk ; None ; None ; 4.500 ns ;
; N/A ; 156.25 MHz ( period = 6.400 ns ) ; cnt2[11]~reg0 ; ccd_sh~reg0 ; clk ; clk ; None ; None ; 4.400 ns ;
; N/A ; 156.25 MHz ( period = 6.400 ns ) ; cnt2[7]~reg0 ; ccd_sh~reg0 ; clk ; clk ; None ; None ; 4.400 ns ;
; N/A ; 156.25 MHz ( period = 6.400 ns ) ; cnt2[8]~reg0 ; ccd_sh~reg0 ; clk ; clk ; None ; None ; 4.400 ns ;
; N/A ; 156.25 MHz ( period = 6.400 ns ) ; cnt2[9]~reg0 ; ccd_sh~reg0 ; clk ; clk ; None ; None ; 4.400 ns ;
; N/A ; 156.25 MHz ( period = 6.400 ns ) ; cnt2[10]~reg0 ; ccd_sh~reg0 ; clk ; clk ; None ; None ; 4.400 ns ;
; N/A ; 175.44 MHz ( period = 5.700 ns ) ; cnt1[5]~reg0 ; ccd_en~reg0 ; clk ; clk ; None ; None ; 3.700 ns ;
; N/A ; 175.44 MHz ( period = 5.700 ns ) ; cnt1[3]~reg0 ; ccd_en~reg0 ; clk ; clk ; None ; None ; 3.700 ns ;
; N/A ; 175.44 MHz ( period = 5.700 ns ) ; cnt1[4]~reg0 ; ccd_en~reg0 ; clk ; clk ; None ; None ; 3.700 ns ;
; N/A ; 175.44 MHz ( period = 5.700 ns ) ; cnt1[3]~reg0 ; ccd_sh~reg0 ; clk ; clk ; None ; None ; 3.700 ns ;
; N/A ; 175.44 MHz ( period = 5.700 ns ) ; cnt1[4]~reg0 ; ccd_sh~reg0 ; clk ; clk ; None ; None ; 3.700 ns ;
; N/A ; 175.44 MHz ( period = 5.700 ns ) ; cnt1[5]~reg0 ; ccd_clk1~reg0 ; clk ; clk ; None ; None ; 3.700 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[0]~reg0 ; cnt1[2]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[2]~reg0 ; cnt1[2]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[1]~reg0 ; cnt1[2]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[0]~reg0 ; cnt1[1]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[2]~reg0 ; cnt1[1]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[1]~reg0 ; cnt1[1]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[5]~reg0 ; cnt1[1]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[3]~reg0 ; cnt1[1]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[4]~reg0 ; cnt1[1]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[6]~reg0 ; cnt1[1]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[7]~reg0 ; cnt1[1]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[0]~reg0 ; cnt1[5]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[2]~reg0 ; cnt1[5]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[1]~reg0 ; cnt1[5]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[5]~reg0 ; cnt1[5]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[3]~reg0 ; cnt1[5]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[4]~reg0 ; cnt1[5]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[6]~reg0 ; cnt1[5]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[7]~reg0 ; cnt1[5]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[0]~reg0 ; cnt1[3]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[2]~reg0 ; cnt1[3]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[1]~reg0 ; cnt1[3]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[3]~reg0 ; cnt1[3]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[0]~reg0 ; cnt1[4]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[2]~reg0 ; cnt1[4]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[1]~reg0 ; cnt1[4]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[5]~reg0 ; cnt1[4]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[3]~reg0 ; cnt1[4]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[4]~reg0 ; cnt1[4]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[6]~reg0 ; cnt1[4]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[7]~reg0 ; cnt1[4]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[0]~reg0 ; cnt1[6]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[2]~reg0 ; cnt1[6]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[1]~reg0 ; cnt1[6]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[5]~reg0 ; cnt1[6]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[3]~reg0 ; cnt1[6]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[4]~reg0 ; cnt1[6]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[6]~reg0 ; cnt1[6]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[0]~reg0 ; cnt1[7]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[2]~reg0 ; cnt1[7]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[1]~reg0 ; cnt1[7]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
; N/A ; 208.33 MHz ( period = 4.800 ns ) ; cnt1[5]~reg0 ; cnt1[7]~reg0 ; clk ; clk ; None ; None ; 2.800 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -