⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 elc_clock.map.rpt

📁 verilog实践 elc_clock 电子时钟设计
💻 RPT
📖 第 1 页 / 共 4 页
字号:


+--------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Source Files Read                                                                                                                       ;
+----------------------------------+-----------------+------------------------------+--------------------------------------------------------------------------+
; File Name with User-Entered Path ; Used in Netlist ; File Type                    ; File Name with Absolute Path                                             ;
+----------------------------------+-----------------+------------------------------+--------------------------------------------------------------------------+
; elc_clock.v                      ; yes             ; User Verilog HDL File        ; D:/毕业设计文件/实习训练/Verilog实践/电子时钟/elc_clock.v                ;
; lpm_divide.tdf                   ; yes             ; Megafunction                 ; d:/altera/61/quartus/libraries/megafunctions/lpm_divide.tdf              ;
; abs_divider.inc                  ; yes             ; Megafunction                 ; d:/altera/61/quartus/libraries/megafunctions/abs_divider.inc             ;
; sign_div_unsign.inc              ; yes             ; Megafunction                 ; d:/altera/61/quartus/libraries/megafunctions/sign_div_unsign.inc         ;
; aglobal61.inc                    ; yes             ; Megafunction                 ; d:/altera/61/quartus/libraries/megafunctions/aglobal61.inc               ;
; db/lpm_divide_htl.tdf            ; yes             ; Auto-Generated Megafunction  ; D:/毕业设计文件/实习训练/Verilog实践/电子时钟/db/lpm_divide_htl.tdf      ;
; db/sign_div_unsign_akh.tdf       ; yes             ; Auto-Generated Megafunction  ; D:/毕业设计文件/实习训练/Verilog实践/电子时钟/db/sign_div_unsign_akh.tdf ;
; db/alt_u_div_4oe.tdf             ; yes             ; Auto-Generated Megafunction  ; D:/毕业设计文件/实习训练/Verilog实践/电子时钟/db/alt_u_div_4oe.tdf       ;
; db/add_sub_3dc.tdf               ; yes             ; Auto-Generated Megafunction  ; D:/毕业设计文件/实习训练/Verilog实践/电子时钟/db/add_sub_3dc.tdf         ;
; db/add_sub_4dc.tdf               ; yes             ; Auto-Generated Megafunction  ; D:/毕业设计文件/实习训练/Verilog实践/电子时钟/db/add_sub_4dc.tdf         ;
; db/add_sub_5dc.tdf               ; yes             ; Auto-Generated Megafunction  ; D:/毕业设计文件/实习训练/Verilog实践/电子时钟/db/add_sub_5dc.tdf         ;
; db/add_sub_6dc.tdf               ; yes             ; Auto-Generated Megafunction  ; D:/毕业设计文件/实习训练/Verilog实践/电子时钟/db/add_sub_6dc.tdf         ;
; db/add_sub_7dc.tdf               ; yes             ; Auto-Generated Megafunction  ; D:/毕业设计文件/实习训练/Verilog实践/电子时钟/db/add_sub_7dc.tdf         ;
; db/add_sub_59c.tdf               ; yes             ; Auto-Generated Megafunction  ; D:/毕业设计文件/实习训练/Verilog实践/电子时钟/db/add_sub_59c.tdf         ;
; db/lpm_divide_e5m.tdf            ; yes             ; Auto-Generated Megafunction  ; D:/毕业设计文件/实习训练/Verilog实践/电子时钟/db/lpm_divide_e5m.tdf      ;
+----------------------------------+-----------------+------------------------------+--------------------------------------------------------------------------+


+-----------------------------------------------------+
; Analysis & Synthesis Resource Usage Summary         ;
+---------------------------------------------+-------+
; Resource                                    ; Usage ;
+---------------------------------------------+-------+
; Total logic elements                        ; 493   ;
;     -- Combinational with no register       ; 399   ;
;     -- Register only                        ; 4     ;
;     -- Combinational with a register        ; 90    ;
;                                             ;       ;
; Logic element usage by number of LUT inputs ;       ;
;     -- 4 input functions                    ; 141   ;
;     -- 3 input functions                    ; 76    ;
;     -- 2 input functions                    ; 180   ;
;     -- 1 input functions                    ; 92    ;
;     -- 0 input functions                    ; 0     ;
;                                             ;       ;
; Logic elements by mode                      ;       ;
;     -- normal mode                          ; 316   ;
;     -- arithmetic mode                      ; 177   ;
;     -- qfbk mode                            ; 0     ;
;     -- register cascade mode                ; 0     ;
;     -- synchronous clear/load mode          ; 71    ;
;     -- asynchronous clear/load mode         ; 0     ;
;                                             ;       ;
; Total registers                             ; 94    ;
; Total logic cells in carry chains           ; 227   ;
; I/O pins                                    ; 8     ;
; Maximum fan-out node                        ; clk   ;
; Maximum fan-out                             ; 52    ;
; Total fan-out                               ; 1476  ;
; Average fan-out                             ; 2.83  ;
+---------------------------------------------+-------+


+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Resource Utilization by Entity                                                                                                                                                                                                                                                                             ;
+----------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+----------------------------------------------------------------------------------------------------------------------------------+
; Compilation Hierarchy Node             ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name                                                                                                              ;
+----------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+----------------------------------------------------------------------------------------------------------------------------------+
; |elc_clock                             ; 493 (214)   ; 94           ; 0           ; 8    ; 0            ; 399 (120)    ; 4 (4)             ; 90 (90)          ; 227 (71)        ; 0 (0)      ; |elc_clock                                                                                                                       ;
;    |lpm_divide:Div0|                   ; 45 (0)      ; 0            ; 0           ; 0    ; 0            ; 45 (0)       ; 0 (0)             ; 0 (0)            ; 25 (0)          ; 0 (0)      ; |elc_clock|lpm_divide:Div0                                                                                                       ;
;       |lpm_divide_e5m:auto_generated|  ; 45 (0)      ; 0            ; 0           ; 0    ; 0            ; 45 (0)       ; 0 (0)             ; 0 (0)            ; 25 (0)          ; 0 (0)      ; |elc_clock|lpm_divide:Div0|lpm_divide_e5m:auto_generated                                                                         ;
;          |sign_div_unsign_akh:divider| ; 45 (0)      ; 0            ; 0           ; 0    ; 0            ; 45 (0)       ; 0 (0)             ; 0 (0)            ; 25 (0)          ; 0 (0)      ; |elc_clock|lpm_divide:Div0|lpm_divide_e5m:auto_generated|sign_div_unsign_akh:divider                                             ;
;             |alt_u_div_4oe:divider|    ; 45 (20)     ; 0            ; 0           ; 0    ; 0            ; 45 (20)      ; 0 (0)             ; 0 (0)            ; 25 (0)          ; 0 (0)      ; |elc_clock|lpm_divide:Div0|lpm_divide_e5m:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider                       ;
;                |add_sub_6dc:add_sub_3| ; 6 (6)       ; 0            ; 0           ; 0    ; 0            ; 6 (6)        ; 0 (0)             ; 0 (0)            ; 6 (6)           ; 0 (0)      ; |elc_clock|lpm_divide:Div0|lpm_divide_e5m:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider|add_sub_6dc:add_sub_3 ;
;                |add_sub_7dc:add_sub_4| ; 7 (7)       ; 0            ; 0           ; 0    ; 0            ; 7 (7)        ; 0 (0)             ; 0 (0)            ; 7 (7)           ; 0 (0)      ; |elc_clock|lpm_divide:Div0|lpm_divide_e5m:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider|add_sub_7dc:add_sub_4 ;
;                |add_sub_7dc:add_sub_5| ; 7 (7)       ; 0            ; 0           ; 0    ; 0            ; 7 (7)        ; 0 (0)             ; 0 (0)            ; 7 (7)           ; 0 (0)      ; |elc_clock|lpm_divide:Div0|lpm_divide_e5m:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider|add_sub_7dc:add_sub_5 ;
;                |add_sub_7dc:add_sub_6| ; 5 (5)       ; 0            ; 0           ; 0    ; 0            ; 5 (5)        ; 0 (0)             ; 0 (0)            ; 5 (5)           ; 0 (0)      ; |elc_clock|lpm_divide:Div0|lpm_divide_e5m:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider|add_sub_7dc:add_sub_6 ;
;    |lpm_divide:Div1|                   ; 45 (0)      ; 0            ; 0           ; 0    ; 0            ; 45 (0)       ; 0 (0)             ; 0 (0)            ; 25 (0)          ; 0 (0)      ; |elc_clock|lpm_divide:Div1                                                                                                       ;
;       |lpm_divide_e5m:auto_generated|  ; 45 (0)      ; 0            ; 0           ; 0    ; 0            ; 45 (0)       ; 0 (0)             ; 0 (0)            ; 25 (0)          ; 0 (0)      ; |elc_clock|lpm_divide:Div1|lpm_divide_e5m:auto_generated                                                                         ;
;          |sign_div_unsign_akh:divider| ; 45 (0)      ; 0            ; 0           ; 0    ; 0            ; 45 (0)       ; 0 (0)             ; 0 (0)            ; 25 (0)          ; 0 (0)      ; |elc_clock|lpm_divide:Div1|lpm_divide_e5m:auto_generated|sign_div_unsign_akh:divider                                             ;
;             |alt_u_div_4oe:divider|    ; 45 (20)     ; 0            ; 0           ; 0    ; 0            ; 45 (20)      ; 0 (0)             ; 0 (0)            ; 25 (0)          ; 0 (0)      ; |elc_clock|lpm_divide:Div1|lpm_divide_e5m:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider                       ;
;                |add_sub_6dc:add_sub_3| ; 6 (6)       ; 0            ; 0           ; 0    ; 0            ; 6 (6)        ; 0 (0)             ; 0 (0)            ; 6 (6)           ; 0 (0)      ; |elc_clock|lpm_divide:Div1|lpm_divide_e5m:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider|add_sub_6dc:add_sub_3 ;
;                |add_sub_7dc:add_sub_4| ; 7 (7)       ; 0            ; 0           ; 0    ; 0            ; 7 (7)        ; 0 (0)             ; 0 (0)            ; 7 (7)           ; 0 (0)      ; |elc_clock|lpm_divide:Div1|lpm_divide_e5m:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider|add_sub_7dc:add_sub_4 ;
;                |add_sub_7dc:add_sub_5| ; 7 (7)       ; 0            ; 0           ; 0    ; 0            ; 7 (7)        ; 0 (0)             ; 0 (0)            ; 7 (7)           ; 0 (0)      ; |elc_clock|lpm_divide:Div1|lpm_divide_e5m:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider|add_sub_7dc:add_sub_5 ;
;                |add_sub_7dc:add_sub_6| ; 5 (5)       ; 0            ; 0           ; 0    ; 0            ; 5 (5)        ; 0 (0)             ; 0 (0)            ; 5 (5)           ; 0 (0)      ; |elc_clock|lpm_divide:Div1|lpm_divide_e5m:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider|add_sub_7dc:add_sub_6 ;
;    |lpm_divide:Div2|                   ; 45 (0)      ; 0            ; 0           ; 0    ; 0            ; 45 (0)       ; 0 (0)             ; 0 (0)            ; 25 (0)          ; 0 (0)      ; |elc_clock|lpm_divide:Div2                                                                                                       ;
;       |lpm_divide_e5m:auto_generated|  ; 45 (0)      ; 0            ; 0           ; 0    ; 0            ; 45 (0)       ; 0 (0)             ; 0 (0)            ; 25 (0)          ; 0 (0)      ; |elc_clock|lpm_divide:Div2|lpm_divide_e5m:auto_generated                                                                         ;
;          |sign_div_unsign_akh:divider| ; 45 (0)      ; 0            ; 0           ; 0    ; 0            ; 45 (0)       ; 0 (0)             ; 0 (0)            ; 25 (0)          ; 0 (0)      ; |elc_clock|lpm_divide:Div2|lpm_divide_e5m:auto_generated|sign_div_unsign_akh:divider                                             ;
;             |alt_u_div_4oe:divider|    ; 45 (20)     ; 0            ; 0           ; 0    ; 0            ; 45 (20)      ; 0 (0)             ; 0 (0)            ; 25 (0)          ; 0 (0)      ; |elc_clock|lpm_divide:Div2|lpm_divide_e5m:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider                       ;
;                |add_sub_6dc:add_sub_3| ; 6 (6)       ; 0            ; 0           ; 0    ; 0            ; 6 (6)        ; 0 (0)             ; 0 (0)            ; 6 (6)           ; 0 (0)      ; |elc_clock|lpm_divide:Div2|lpm_divide_e5m:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider|add_sub_6dc:add_sub_3 ;
;                |add_sub_7dc:add_sub_4| ; 7 (7)       ; 0            ; 0           ; 0    ; 0            ; 7 (7)        ; 0 (0)             ; 0 (0)            ; 7 (7)           ; 0 (0)      ; |elc_clock|lpm_divide:Div2|lpm_divide_e5m:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider|add_sub_7dc:add_sub_4 ;
;                |add_sub_7dc:add_sub_5| ; 7 (7)       ; 0            ; 0           ; 0    ; 0            ; 7 (7)        ; 0 (0)             ; 0 (0)            ; 7 (7)           ; 0 (0)      ; |elc_clock|lpm_divide:Div2|lpm_divide_e5m:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider|add_sub_7dc:add_sub_5 ;
;                |add_sub_7dc:add_sub_6| ; 5 (5)       ; 0            ; 0           ; 0    ; 0            ; 5 (5)        ; 0 (0)             ; 0 (0)            ; 5 (5)           ; 0 (0)      ; |elc_clock|lpm_divide:Div2|lpm_divide_e5m:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider|add_sub_7dc:add_sub_6 ;
;    |lpm_divide:Mod0|                   ; 48 (0)      ; 0            ; 0           ; 0    ; 0            ; 48 (0)       ; 0 (0)             ; 0 (0)            ; 27 (0)          ; 0 (0)      ; |elc_clock|lpm_divide:Mod0                                                                                                       ;
;       |lpm_divide_htl:auto_generated|  ; 48 (0)      ; 0            ; 0           ; 0    ; 0            ; 48 (0)       ; 0 (0)             ; 0 (0)            ; 27 (0)          ; 0 (0)      ; |elc_clock|lpm_divide:Mod0|lpm_divide_htl:auto_generated                                                                         ;
;          |sign_div_unsign_akh:divider| ; 48 (0)      ; 0            ; 0           ; 0    ; 0            ; 48 (0)       ; 0 (0)             ; 0 (0)            ; 27 (0)          ; 0 (0)      ; |elc_clock|lpm_divide:Mod0|lpm_divide_htl:auto_generated|sign_div_unsign_akh:divider                                             ;
;             |alt_u_div_4oe:divider|    ; 48 (21)     ; 0            ; 0           ; 0    ; 0            ; 48 (21)      ; 0 (0)             ; 0 (0)            ; 27 (0)          ; 0 (0)      ; |elc_clock|lpm_divide:Mod0|lpm_divide_htl:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider                       ;
;                |add_sub_6dc:add_sub_3| ; 6 (6)       ; 0            ; 0           ; 0    ; 0            ; 6 (6)        ; 0 (0)             ; 0 (0)            ; 6 (6)           ; 0 (0)      ; |elc_clock|lpm_divide:Mod0|lpm_divide_htl:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider|add_sub_6dc:add_sub_3 ;
;                |add_sub_7dc:add_sub_4| ; 7 (7)       ; 0            ; 0           ; 0    ; 0            ; 7 (7)        ; 0 (0)             ; 0 (0)            ; 7 (7)           ; 0 (0)      ; |elc_clock|lpm_divide:Mod0|lpm_divide_htl:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider|add_sub_7dc:add_sub_4 ;
;                |add_sub_7dc:add_sub_5| ; 7 (7)       ; 0            ; 0           ; 0    ; 0            ; 7 (7)        ; 0 (0)             ; 0 (0)            ; 7 (7)           ; 0 (0)      ; |elc_clock|lpm_divide:Mod0|lpm_divide_htl:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider|add_sub_7dc:add_sub_5 ;
;                |add_sub_7dc:add_sub_6| ; 7 (7)       ; 0            ; 0           ; 0    ; 0            ; 7 (7)        ; 0 (0)             ; 0 (0)            ; 7 (7)           ; 0 (0)      ; |elc_clock|lpm_divide:Mod0|lpm_divide_htl:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider|add_sub_7dc:add_sub_6 ;
;    |lpm_divide:Mod1|                   ; 48 (0)      ; 0            ; 0           ; 0    ; 0            ; 48 (0)       ; 0 (0)             ; 0 (0)            ; 27 (0)          ; 0 (0)      ; |elc_clock|lpm_divide:Mod1                                                                                                       ;
;       |lpm_divide_htl:auto_generated|  ; 48 (0)      ; 0            ; 0           ; 0    ; 0            ; 48 (0)       ; 0 (0)             ; 0 (0)            ; 27 (0)          ; 0 (0)      ; |elc_clock|lpm_divide:Mod1|lpm_divide_htl:auto_generated                                                                         ;
;          |sign_div_unsign_akh:divider| ; 48 (0)      ; 0            ; 0           ; 0    ; 0            ; 48 (0)       ; 0 (0)             ; 0 (0)            ; 27 (0)          ; 0 (0)      ; |elc_clock|lpm_divide:Mod1|lpm_divide_htl:auto_generated|sign_div_unsign_akh:divider                                             ;
;             |alt_u_div_4oe:divider|    ; 48 (21)     ; 0            ; 0           ; 0    ; 0            ; 48 (21)      ; 0 (0)             ; 0 (0)            ; 27 (0)          ; 0 (0)      ; |elc_clock|lpm_divide:Mod1|lpm_divide_htl:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider                       ;
;                |add_sub_6dc:add_sub_3| ; 6 (6)       ; 0            ; 0           ; 0    ; 0            ; 6 (6)        ; 0 (0)             ; 0 (0)            ; 6 (6)           ; 0 (0)      ; |elc_clock|lpm_divide:Mod1|lpm_divide_htl:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider|add_sub_6dc:add_sub_3 ;
;                |add_sub_7dc:add_sub_4| ; 7 (7)       ; 0            ; 0           ; 0    ; 0            ; 7 (7)        ; 0 (0)             ; 0 (0)            ; 7 (7)           ; 0 (0)      ; |elc_clock|lpm_divide:Mod1|lpm_divide_htl:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider|add_sub_7dc:add_sub_4 ;
;                |add_sub_7dc:add_sub_5| ; 7 (7)       ; 0            ; 0           ; 0    ; 0            ; 7 (7)        ; 0 (0)             ; 0 (0)            ; 7 (7)           ; 0 (0)      ; |elc_clock|lpm_divide:Mod1|lpm_divide_htl:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider|add_sub_7dc:add_sub_5 ;
;                |add_sub_7dc:add_sub_6| ; 7 (7)       ; 0            ; 0           ; 0    ; 0            ; 7 (7)        ; 0 (0)             ; 0 (0)            ; 7 (7)           ; 0 (0)      ; |elc_clock|lpm_divide:Mod1|lpm_divide_htl:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider|add_sub_7dc:add_sub_6 ;
;    |lpm_divide:Mod2|                   ; 48 (0)      ; 0            ; 0           ; 0    ; 0            ; 48 (0)       ; 0 (0)             ; 0 (0)            ; 27 (0)          ; 0 (0)      ; |elc_clock|lpm_divide:Mod2                                                                                                       ;
;       |lpm_divide_htl:auto_generated|  ; 48 (0)      ; 0            ; 0           ; 0    ; 0            ; 48 (0)       ; 0 (0)             ; 0 (0)            ; 27 (0)          ; 0 (0)      ; |elc_clock|lpm_divide:Mod2|lpm_divide_htl:auto_generated                                                                         ;
;          |sign_div_unsign_akh:divider| ; 48 (0)      ; 0            ; 0           ; 0    ; 0            ; 48 (0)       ; 0 (0)             ; 0 (0)            ; 27 (0)          ; 0 (0)      ; |elc_clock|lpm_divide:Mod2|lpm_divide_htl:auto_generated|sign_div_unsign_akh:divider                                             ;
;             |alt_u_div_4oe:divider|    ; 48 (21)     ; 0            ; 0           ; 0    ; 0            ; 48 (21)      ; 0 (0)             ; 0 (0)            ; 27 (0)          ; 0 (0)      ; |elc_clock|lpm_divide:Mod2|lpm_divide_htl:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider                       ;
;                |add_sub_6dc:add_sub_3| ; 6 (6)       ; 0            ; 0           ; 0    ; 0            ; 6 (6)        ; 0 (0)             ; 0 (0)            ; 6 (6)           ; 0 (0)      ; |elc_clock|lpm_divide:Mod2|lpm_divide_htl:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider|add_sub_6dc:add_sub_3 ;
;                |add_sub_7dc:add_sub_4| ; 7 (7)       ; 0            ; 0           ; 0    ; 0            ; 7 (7)        ; 0 (0)             ; 0 (0)            ; 7 (7)           ; 0 (0)      ; |elc_clock|lpm_divide:Mod2|lpm_divide_htl:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider|add_sub_7dc:add_sub_4 ;
;                |add_sub_7dc:add_sub_5| ; 7 (7)       ; 0            ; 0           ; 0    ; 0            ; 7 (7)        ; 0 (0)             ; 0 (0)            ; 7 (7)           ; 0 (0)      ; |elc_clock|lpm_divide:Mod2|lpm_divide_htl:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider|add_sub_7dc:add_sub_5 ;
;                |add_sub_7dc:add_sub_6| ; 7 (7)       ; 0            ; 0           ; 0    ; 0            ; 7 (7)        ; 0 (0)             ; 0 (0)            ; 7 (7)           ; 0 (0)      ; |elc_clock|lpm_divide:Mod2|lpm_divide_htl:auto_generated|sign_div_unsign_akh:divider|alt_u_div_4oe:divider|add_sub_7dc:add_sub_6 ;
+----------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+----------------------------------------------------------------------------------------------------------------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+---------------------------------------------------------------+
; Registers Removed During Synthesis                            ;
+---------------------------------------+-----------------------+
; Register name                         ; Reason for Removal    ;
+---------------------------------------+-----------------------+

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -