⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 median.map.rpt

📁 用verilog编辑的中值滤波器!语言旁表有注释方便理解!
💻 RPT
📖 第 1 页 / 共 5 页
字号:
+--------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Source Files Read                                                                                                                 ;
+----------------------------------+-----------------+------------------------------+--------------------------------------------------------------------+
; File Name with User-Entered Path ; Used in Netlist ; File Type                    ; File Name with Absolute Path                                       ;
+----------------------------------+-----------------+------------------------------+--------------------------------------------------------------------+
; median.v                         ; yes             ; User Verilog HDL File        ; I:/panjian9/median.v                                               ;
; altsyncram.tdf                   ; yes             ; Megafunction                 ; d:/altera/72/quartus/libraries/megafunctions/altsyncram.tdf        ;
; stratix_ram_block.inc            ; yes             ; Megafunction                 ; d:/altera/72/quartus/libraries/megafunctions/stratix_ram_block.inc ;
; lpm_mux.inc                      ; yes             ; Megafunction                 ; d:/altera/72/quartus/libraries/megafunctions/lpm_mux.inc           ;
; lpm_decode.inc                   ; yes             ; Megafunction                 ; d:/altera/72/quartus/libraries/megafunctions/lpm_decode.inc        ;
; aglobal72.inc                    ; yes             ; Megafunction                 ; d:/altera/72/quartus/libraries/megafunctions/aglobal72.inc         ;
; a_rdenreg.inc                    ; yes             ; Megafunction                 ; d:/altera/72/quartus/libraries/megafunctions/a_rdenreg.inc         ;
; altrom.inc                       ; yes             ; Megafunction                 ; d:/altera/72/quartus/libraries/megafunctions/altrom.inc            ;
; altram.inc                       ; yes             ; Megafunction                 ; d:/altera/72/quartus/libraries/megafunctions/altram.inc            ;
; altdpram.inc                     ; yes             ; Megafunction                 ; d:/altera/72/quartus/libraries/megafunctions/altdpram.inc          ;
; altqpram.inc                     ; yes             ; Megafunction                 ; d:/altera/72/quartus/libraries/megafunctions/altqpram.inc          ;
; db/altsyncram_hd61.tdf           ; yes             ; Auto-Generated Megafunction  ; I:/panjian9/db/altsyncram_hd61.tdf                                 ;
; lpm_mult.tdf                     ; yes             ; Megafunction                 ; d:/altera/72/quartus/libraries/megafunctions/lpm_mult.tdf          ;
; lpm_add_sub.inc                  ; yes             ; Megafunction                 ; d:/altera/72/quartus/libraries/megafunctions/lpm_add_sub.inc       ;
; multcore.inc                     ; yes             ; Megafunction                 ; d:/altera/72/quartus/libraries/megafunctions/multcore.inc          ;
; bypassff.inc                     ; yes             ; Megafunction                 ; d:/altera/72/quartus/libraries/megafunctions/bypassff.inc          ;
; altshift.inc                     ; yes             ; Megafunction                 ; d:/altera/72/quartus/libraries/megafunctions/altshift.inc          ;
; db/mult_2s01.tdf                 ; yes             ; Auto-Generated Megafunction  ; I:/panjian9/db/mult_2s01.tdf                                       ;
+----------------------------------+-----------------+------------------------------+--------------------------------------------------------------------+


+-----------------------------------------------------+
; Analysis & Synthesis Resource Usage Summary         ;
+---------------------------------------------+-------+
; Resource                                    ; Usage ;
+---------------------------------------------+-------+
; Estimated Total logic elements              ; 584   ;
;                                             ;       ;
; Total combinational functions               ; 584   ;
; Logic element usage by number of LUT inputs ;       ;
;     -- 4 input functions                    ; 68    ;
;     -- 3 input functions                    ; 384   ;
;     -- <=2 input functions                  ; 132   ;
;                                             ;       ;
; Logic elements by mode                      ;       ;
;     -- normal mode                          ; 373   ;
;     -- arithmetic mode                      ; 211   ;
;                                             ;       ;
; Total registers                             ; 334   ;
;     -- Dedicated logic registers            ; 334   ;
;     -- I/O registers                        ; 0     ;
;                                             ;       ;
; I/O pins                                    ; 95    ;
; Total memory bits                           ; 41472 ;
; Embedded Multiplier 9-bit elements          ; 1     ;
; Maximum fan-out node                        ; clk   ;
; Maximum fan-out                             ; 358   ;
; Total fan-out                               ; 3458  ;
; Average fan-out                             ; 3.33  ;
+---------------------------------------------+-------+


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Resource Utilization by Entity                                                                                                                                                                                       ;
+-------------------------------------------+-------------------+--------------+-------------+--------------+---------+-----------+------+--------------+--------------------------------------------------------------------+--------------+
; Compilation Hierarchy Node                ; LC Combinationals ; LC Registers ; Memory Bits ; DSP Elements ; DSP 9x9 ; DSP 18x18 ; Pins ; Virtual Pins ; Full Hierarchy Name                                                ; Library Name ;
+-------------------------------------------+-------------------+--------------+-------------+--------------+---------+-----------+------+--------------+--------------------------------------------------------------------+--------------+
; |median                                   ; 584 (584)         ; 334 (334)    ; 41472       ; 1            ; 1       ; 0         ; 95   ; 0            ; |median                                                            ; work         ;
;    |lpm_mult:Mult0|                       ; 0 (0)             ; 0 (0)        ; 0           ; 1            ; 1       ; 0         ; 0    ; 0            ; |median|lpm_mult:Mult0                                             ; work         ;
;       |mult_2s01:auto_generated|          ; 0 (0)             ; 0 (0)        ; 0           ; 1            ; 1       ; 0         ; 0    ; 0            ; |median|lpm_mult:Mult0|mult_2s01:auto_generated                    ; work         ;
;    |ram:r1|                               ; 0 (0)             ; 0 (0)        ; 13824       ; 0            ; 0       ; 0         ; 0    ; 0            ; |median|ram:r1                                                     ; work         ;
;       |altsyncram:mem_rtl_0|              ; 0 (0)             ; 0 (0)        ; 13824       ; 0            ; 0       ; 0         ; 0    ; 0            ; |median|ram:r1|altsyncram:mem_rtl_0                                ; work         ;
;          |altsyncram_hd61:auto_generated| ; 0 (0)             ; 0 (0)        ; 13824       ; 0            ; 0       ; 0         ; 0    ; 0            ; |median|ram:r1|altsyncram:mem_rtl_0|altsyncram_hd61:auto_generated ; work         ;
;    |ram:r2|                               ; 0 (0)             ; 0 (0)        ; 13824       ; 0            ; 0       ; 0         ; 0    ; 0            ; |median|ram:r2                                                     ; work         ;
;       |altsyncram:mem_rtl_1|              ; 0 (0)             ; 0 (0)        ; 13824       ; 0            ; 0       ; 0         ; 0    ; 0            ; |median|ram:r2|altsyncram:mem_rtl_1                                ; work         ;
;          |altsyncram_hd61:auto_generated| ; 0 (0)             ; 0 (0)        ; 13824       ; 0            ; 0       ; 0         ; 0    ; 0            ; |median|ram:r2|altsyncram:mem_rtl_1|altsyncram_hd61:auto_generated ; work         ;
;    |ram:r3|                               ; 0 (0)             ; 0 (0)        ; 13824       ; 0            ; 0       ; 0         ; 0    ; 0            ; |median|ram:r3                                                     ; work         ;
;       |altsyncram:mem_rtl_2|              ; 0 (0)             ; 0 (0)        ; 13824       ; 0            ; 0       ; 0         ; 0    ; 0            ; |median|ram:r3|altsyncram:mem_rtl_2                                ; work         ;
;          |altsyncram_hd61:auto_generated| ; 0 (0)             ; 0 (0)        ; 13824       ; 0            ; 0       ; 0         ; 0    ; 0            ; |median|ram:r3|altsyncram:mem_rtl_2|altsyncram_hd61:auto_generated ; work         ;
+-------------------------------------------+-------------------+--------------+-------------+--------------+---------+-----------+------+--------------+--------------------------------------------------------------------+--------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis RAM Summary                                                                                                                                      ;
+-----------------------------------------------------------------------+------+-------------+--------------+--------------+--------------+--------------+-------+------+
; Name                                                                  ; Type ; Mode        ; Port A Depth ; Port A Width ; Port B Depth ; Port B Width ; Size  ; MIF  ;
+-----------------------------------------------------------------------+------+-------------+--------------+--------------+--------------+--------------+-------+------+
; ram:r1|altsyncram:mem_rtl_0|altsyncram_hd61:auto_generated|ALTSYNCRAM ; AUTO ; Single Port ; 1728         ; 8            ; --           ; --           ; 13824 ; None ;
; ram:r2|altsyncram:mem_rtl_1|altsyncram_hd61:auto_generated|ALTSYNCRAM ; AUTO ; Single Port ; 1728         ; 8            ; --           ; --           ; 13824 ; None ;
; ram:r3|altsyncram:mem_rtl_2|altsyncram_hd61:auto_generated|ALTSYNCRAM ; AUTO ; Single Port ; 1728         ; 8            ; --           ; --           ; 13824 ; None ;
+-----------------------------------------------------------------------+------+-------------+--------------+--------------+--------------+--------------+-------+------+


+-----------------------------------------------------+
; Analysis & Synthesis DSP Block Usage Summary        ;
+---------------------------------------+-------------+
; Statistic                             ; Number Used ;
+---------------------------------------+-------------+
; Simple Multipliers (9-bit)            ; 1           ;
; Simple Multipliers (18-bit)           ; 0           ;
; Embedded Multiplier Blocks            ; --          ;
; Embedded Multiplier 9-bit elements    ; 1           ;
; Signed Embedded Multipliers           ; 0           ;
; Unsigned Embedded Multipliers         ; 1           ;
; Mixed Sign Embedded Multipliers       ; 0           ;
; Variable Sign Embedded Multipliers    ; 0           ;
; Dedicated Input Shift Register Chains ; 0           ;
+---------------------------------------+-------------+
Note: number of Embedded Multiplier Blocks used is only available after a successful fit.


Encoding Type:  One-Hot
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; State Machine - |median|cur_state                                                                                                                                                                                                                                   ;
+---------------+---------------+---------------+---------------+---------------+---------------+---------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+
; Name          ; cur_state.s15 ; cur_state.s14 ; cur_state.s13 ; cur_state.s12 ; cur_state.s11 ; cur_state.s10 ; cur_state.s9 ; cur_state.s8 ; cur_state.s7 ; cur_state.s6 ; cur_state.s5 ; cur_state.s4 ; cur_state.s3 ; cur_state.s2 ; cur_state.s1 ; cur_state.s0 ;
+---------------+---------------+---------------+---------------+---------------+---------------+---------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+
; cur_state.s0  ; 0             ; 0             ; 0             ; 0             ; 0             ; 0             ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ;
; cur_state.s1  ; 0             ; 0             ; 0             ; 0             ; 0             ; 0             ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 1            ; 1            ;
; cur_state.s2  ; 0             ; 0             ; 0             ; 0             ; 0             ; 0             ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 1            ; 0            ; 1            ;
; cur_state.s3  ; 0             ; 0             ; 0             ; 0             ; 0             ; 0             ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 1            ; 0            ; 0            ; 1            ;
; cur_state.s4  ; 0             ; 0             ; 0             ; 0             ; 0             ; 0             ; 0            ; 0            ; 0            ; 0            ; 0            ; 1            ; 0            ; 0            ; 0            ; 1            ;
; cur_state.s5  ; 0             ; 0             ; 0             ; 0             ; 0             ; 0             ; 0            ; 0            ; 0            ; 0            ; 1            ; 0            ; 0            ; 0            ; 0            ; 1            ;
; cur_state.s6  ; 0             ; 0             ; 0             ; 0             ; 0             ; 0             ; 0            ; 0            ; 0            ; 1            ; 0            ; 0            ; 0            ; 0            ; 0            ; 1            ;
; cur_state.s7  ; 0             ; 0             ; 0             ; 0             ; 0             ; 0             ; 0            ; 0            ; 1            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 1            ;
; cur_state.s8  ; 0             ; 0             ; 0             ; 0             ; 0             ; 0             ; 0            ; 1            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 1            ;
; cur_state.s9  ; 0             ; 0             ; 0             ; 0             ; 0             ; 0             ; 1            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 1            ;
; cur_state.s10 ; 0             ; 0             ; 0             ; 0             ; 0             ; 1             ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 1            ;
; cur_state.s11 ; 0             ; 0             ; 0             ; 0             ; 1             ; 0             ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 1            ;
; cur_state.s12 ; 0             ; 0             ; 0             ; 1             ; 0             ; 0             ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 1            ;
; cur_state.s13 ; 0             ; 0             ; 1             ; 0             ; 0             ; 0             ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 1            ;
; cur_state.s14 ; 0             ; 1             ; 0             ; 0             ; 0             ; 0             ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 1            ;
; cur_state.s15 ; 1             ; 0             ; 0             ; 0             ; 0             ; 0             ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 0            ; 1            ;
+---------------+---------------+---------------+---------------+---------------+---------------+---------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+--------------+


Encoding Type:  One-Hot
+-------------------------------+
; State Machine - |median|state ;
+----------+--------------------+
; Name     ; state.s1           ;
+----------+--------------------+
; state.s0 ; 0                  ;
; state.s1 ; 1                  ;
+----------+--------------------+


Encoding Type:  One-Hot
+-----------------------------------------------------------------------+
; State Machine - |median|piy                                           ;
+-----------------+-----------------+-----------------+-----------------+
; Name            ; piy.00000000000 ; piy.00000000010 ; piy.00000000001 ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -