⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 dispdecoder.tan.rpt

📁 verilog写的数字频率计的显示模块,可以
💻 RPT
📖 第 1 页 / 共 3 页
字号:
; N/A                                     ; None                                                ; 9.700 ns        ; Q3[0]          ; data_out[4] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q2[0]          ; data_out[4] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q2[1]          ; data_out[4] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q2[2]          ; data_out[4] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q2[3]          ; data_out[4] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q1[3]          ; data_out[4] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q1[2]          ; data_out[4] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q1[1]          ; data_out[4] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q1[0]          ; data_out[4] ;
; N/A                                     ; None                                                ; 9.700 ns        ; counter_out    ; data_out[5] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q5[3]          ; data_out[5] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q5[2]          ; data_out[5] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q5[1]          ; data_out[5] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q5[0]          ; data_out[5] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q4[3]          ; data_out[5] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q4[2]          ; data_out[5] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q4[1]          ; data_out[5] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q4[0]          ; data_out[5] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q3[3]          ; data_out[5] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q3[2]          ; data_out[5] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q3[1]          ; data_out[5] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q3[0]          ; data_out[5] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q2[0]          ; data_out[5] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q2[1]          ; data_out[5] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q2[2]          ; data_out[5] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q2[3]          ; data_out[5] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q1[3]          ; data_out[5] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q1[2]          ; data_out[5] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q1[1]          ; data_out[5] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q1[0]          ; data_out[5] ;
; N/A                                     ; None                                                ; 9.700 ns        ; counter_out    ; data_out[6] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q5[3]          ; data_out[6] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q5[2]          ; data_out[6] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q5[1]          ; data_out[6] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q5[0]          ; data_out[6] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q4[3]          ; data_out[6] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q4[2]          ; data_out[6] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q4[1]          ; data_out[6] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q4[0]          ; data_out[6] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q3[3]          ; data_out[6] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q3[2]          ; data_out[6] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q3[1]          ; data_out[6] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q3[0]          ; data_out[6] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q2[0]          ; data_out[6] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q2[1]          ; data_out[6] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q2[2]          ; data_out[6] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q2[3]          ; data_out[6] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q1[3]          ; data_out[6] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q1[2]          ; data_out[6] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q1[1]          ; data_out[6] ;
; N/A                                     ; None                                                ; 9.700 ns        ; Q1[0]          ; data_out[6] ;
; N/A                                     ; None                                                ; 8.200 ns        ; data_in[2]     ; data_out[1] ;
; N/A                                     ; None                                                ; 8.200 ns        ; data_in[1]     ; data_out[1] ;
; N/A                                     ; None                                                ; 8.200 ns        ; data_in[3]     ; data_out[1] ;
; N/A                                     ; None                                                ; 8.200 ns        ; data_in[0]     ; data_out[1] ;
; N/A                                     ; None                                                ; 8.200 ns        ; data_in[2]     ; data_out[2] ;
; N/A                                     ; None                                                ; 8.200 ns        ; data_in[1]     ; data_out[2] ;
; N/A                                     ; None                                                ; 8.200 ns        ; data_in[3]     ; data_out[2] ;
; N/A                                     ; None                                                ; 8.200 ns        ; data_in[2]     ; data_out[3] ;
; N/A                                     ; None                                                ; 8.200 ns        ; data_in[1]     ; data_out[3] ;
; N/A                                     ; None                                                ; 8.200 ns        ; data_in[3]     ; data_out[3] ;
; N/A                                     ; None                                                ; 8.200 ns        ; data_in[0]     ; data_out[3] ;
; N/A                                     ; None                                                ; 8.200 ns        ; data_in[2]     ; data_out[4] ;
; N/A                                     ; None                                                ; 8.200 ns        ; data_in[1]     ; data_out[4] ;
; N/A                                     ; None                                                ; 8.200 ns        ; data_in[3]     ; data_out[4] ;
; Timing analysis restricted to 200 rows. ; To change the limit use Settings (Assignments menu) ;                 ;                ;             ;
+-----------------------------------------+-----------------------------------------------------+-----------------+----------------+-------------+


+--------------------------+
; Timing Analyzer Messages ;
+--------------------------+
Info: *******************************************************************
Info: Running Quartus II Timing Analyzer
    Info: Version 4.2 Build 157 12/07/2004 SJ Full Version
    Info: Processing started: Mon Jul 17 22:27:30 2006
Info: Command: quartus_tan --import_settings_files=off --export_settings_files=off dispdecoder -c dispdecoder
Info: Started post-fitting delay annotation
Info: Delay annotation completed successfully
Info: Found combinational loop of 1 nodes
    Info: Node "data_out[0]$latch~10"
Info: Found combinational loop of 1 nodes
    Info: Node "data_out[1]$latch~10"
Info: Found combinational loop of 1 nodes
    Info: Node "data_out[2]$latch~10"
Info: Found combinational loop of 1 nodes
    Info: Node "data_out[3]$latch~10"
Info: Found combinational loop of 1 nodes
    Info: Node "data_out[4]$latch~10"
Info: Found combinational loop of 1 nodes
    Info: Node "data_out[5]$latch~10"
Info: Found combinational loop of 1 nodes
    Info: Node "data_out[6]$latch~10"
Info: Longest tpd from source pin "dp_s10hz" to destination pin "data_out[0]" is 9.800 ns
    Info: 1: + IC(0.000 ns) + CELL(0.200 ns) = 0.200 ns; Loc. = PIN_29; Fanout = 3; PIN Node = 'dp_s10hz'
    Info: 2: + IC(1.200 ns) + CELL(3.500 ns) = 4.900 ns; Loc. = LC34; Fanout = 21; COMB Node = 'hide~363'
    Info: 3: + IC(0.000 ns) + CELL(4.700 ns) = 9.600 ns; Loc. = LC4; Fanout = 3; COMB LOOP Node = 'data_out[0]$latch~10'
        Info: Loc. = LC4; Node "data_out[0]$latch~10"
    Info: 4: + IC(0.000 ns) + CELL(0.200 ns) = 9.800 ns; Loc. = PIN_10; Fanout = 0; PIN Node = 'data_out[0]'
    Info: Total cell delay = 8.600 ns ( 87.76 % )
    Info: Total interconnect delay = 1.200 ns ( 12.24 % )
Info: Quartus II Timing Analyzer was successful. 0 errors, 0 warnings
    Info: Processing ended: Mon Jul 17 22:27:31 2006
    Info: Elapsed time: 00:00:02


⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -