📄 up3_clock.tan.rpt
字号:
; N/A ; 125.77 MHz ( period = 7.951 ns ) ; INC_COUNT[8] ; set_yrd3[2] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.690 ns ;
; N/A ; 125.94 MHz ( period = 7.940 ns ) ; count_HRD0[0] ; bcd_yrd3[0] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.652 ns ;
; N/A ; 125.94 MHz ( period = 7.940 ns ) ; count_HRD0[0] ; bcd_yrd3[1] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.652 ns ;
; N/A ; 125.94 MHz ( period = 7.940 ns ) ; count_HRD0[0] ; bcd_yrd3[3] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.652 ns ;
; N/A ; 125.94 MHz ( period = 7.940 ns ) ; count_HRD0[0] ; bcd_yrd3[2] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.652 ns ;
; N/A ; 126.17 MHz ( period = 7.926 ns ) ; alarm_set_count[4] ; modify.alsec0 ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.620 ns ;
; N/A ; 126.17 MHz ( period = 7.926 ns ) ; alarm_set_count[4] ; modify.alsec1 ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.620 ns ;
; N/A ; 126.17 MHz ( period = 7.926 ns ) ; alarm_set_count[4] ; modify.almin0 ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.620 ns ;
; N/A ; 126.17 MHz ( period = 7.926 ns ) ; alarm_set_count[4] ; modify.alhr1 ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.620 ns ;
; N/A ; 126.17 MHz ( period = 7.926 ns ) ; alarm_set_count[4] ; modify.almin1 ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.620 ns ;
; N/A ; 126.17 MHz ( period = 7.926 ns ) ; alarm_set_count[4] ; modify.alhr0 ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.620 ns ;
; N/A ; 126.23 MHz ( period = 7.922 ns ) ; bcd_mond1[1] ; bcd_yrd3[0] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.634 ns ;
; N/A ; 126.23 MHz ( period = 7.922 ns ) ; bcd_mond1[1] ; bcd_yrd3[1] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.634 ns ;
; N/A ; 126.23 MHz ( period = 7.922 ns ) ; bcd_mond1[1] ; bcd_yrd3[3] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.634 ns ;
; N/A ; 126.23 MHz ( period = 7.922 ns ) ; bcd_mond1[1] ; bcd_yrd3[2] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.634 ns ;
; N/A ; 126.42 MHz ( period = 7.910 ns ) ; count_SECD0[3] ; alarm_led~reg0 ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.607 ns ;
; N/A ; 126.44 MHz ( period = 7.909 ns ) ; count_SECD0[3] ; current.normal ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.606 ns ;
; N/A ; 126.63 MHz ( period = 7.897 ns ) ; state.hold ; DATA_BUS_VALUE[4] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.634 ns ;
; N/A ; 126.69 MHz ( period = 7.893 ns ) ; alarm_set_count[3] ; alarm_set_state ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.620 ns ;
; N/A ; 126.73 MHz ( period = 7.891 ns ) ; bcd_mond0[3] ; bcd_yrd3[0] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.603 ns ;
; N/A ; 126.73 MHz ( period = 7.891 ns ) ; bcd_mond0[3] ; bcd_yrd3[1] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.603 ns ;
; N/A ; 126.73 MHz ( period = 7.891 ns ) ; bcd_mond0[3] ; bcd_yrd3[3] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.603 ns ;
; N/A ; 126.73 MHz ( period = 7.891 ns ) ; bcd_mond0[3] ; bcd_yrd3[2] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.603 ns ;
; N/A ; 127.05 MHz ( period = 7.871 ns ) ; alarm_set_count[8] ; modify.alsec0 ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.565 ns ;
; N/A ; 127.05 MHz ( period = 7.871 ns ) ; alarm_set_count[8] ; modify.alsec1 ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.565 ns ;
; N/A ; 127.05 MHz ( period = 7.871 ns ) ; alarm_set_count[8] ; modify.almin0 ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.565 ns ;
; N/A ; 127.05 MHz ( period = 7.871 ns ) ; alarm_set_count[8] ; modify.alhr1 ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.565 ns ;
; N/A ; 127.05 MHz ( period = 7.871 ns ) ; alarm_set_count[8] ; modify.almin1 ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.565 ns ;
; N/A ; 127.05 MHz ( period = 7.871 ns ) ; alarm_set_count[8] ; modify.alhr0 ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.565 ns ;
; N/A ; 127.78 MHz ( period = 7.826 ns ) ; alarm_set_count[10] ; alarm_set_state ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.553 ns ;
; N/A ; 127.80 MHz ( period = 7.825 ns ) ; bcd_mond1[0] ; bcd_yrd3[0] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.537 ns ;
; N/A ; 127.80 MHz ( period = 7.825 ns ) ; bcd_mond1[0] ; bcd_yrd3[1] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.537 ns ;
; N/A ; 127.80 MHz ( period = 7.825 ns ) ; bcd_mond1[0] ; bcd_yrd3[3] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.537 ns ;
; N/A ; 127.80 MHz ( period = 7.825 ns ) ; bcd_mond1[0] ; bcd_yrd3[2] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.537 ns ;
; N/A ; 127.94 MHz ( period = 7.816 ns ) ; bcd_yrd1[1] ; DATA_BUS_VALUE[1] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 2.754 ns ;
; N/A ; 127.99 MHz ( period = 7.813 ns ) ; INC_COUNT[7] ; set_yrd3[0] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.552 ns ;
; N/A ; 127.99 MHz ( period = 7.813 ns ) ; INC_COUNT[7] ; set_yrd3[1] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.552 ns ;
; N/A ; 127.99 MHz ( period = 7.813 ns ) ; INC_COUNT[7] ; set_yrd3[3] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.552 ns ;
; N/A ; 127.99 MHz ( period = 7.813 ns ) ; INC_COUNT[7] ; set_yrd3[2] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.552 ns ;
; N/A ; 128.11 MHz ( period = 7.806 ns ) ; count_HRD0[2] ; bcd_yrd0[2] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.518 ns ;
; N/A ; 128.14 MHz ( period = 7.804 ns ) ; count_HRD0[2] ; bcd_yrd0[3] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.516 ns ;
; N/A ; 128.21 MHz ( period = 7.800 ns ) ; bcd_mond0[0] ; bcd_yrd3[0] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.512 ns ;
; N/A ; 128.21 MHz ( period = 7.800 ns ) ; bcd_mond0[0] ; bcd_yrd3[1] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.512 ns ;
; N/A ; 128.21 MHz ( period = 7.800 ns ) ; bcd_mond0[0] ; bcd_yrd3[3] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.512 ns ;
; N/A ; 128.21 MHz ( period = 7.800 ns ) ; bcd_mond0[0] ; bcd_yrd3[2] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.512 ns ;
; N/A ; 128.29 MHz ( period = 7.795 ns ) ; alarm_set_count[16] ; alarm_set_state ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.522 ns ;
; N/A ; 128.29 MHz ( period = 7.795 ns ) ; bcd_mond0[2] ; bcd_mond0[2] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.534 ns ;
; N/A ; 128.30 MHz ( period = 7.794 ns ) ; bcd_mond0[1] ; bcd_mond0[2] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.533 ns ;
; N/A ; 128.34 MHz ( period = 7.792 ns ) ; state.display_off ; DATA_BUS_VALUE[4] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.529 ns ;
; N/A ; 128.50 MHz ( period = 7.782 ns ) ; INC_COUNT[12] ; set_yrd3[0] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.521 ns ;
; N/A ; 128.50 MHz ( period = 7.782 ns ) ; INC_COUNT[12] ; set_yrd3[1] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.521 ns ;
; N/A ; 128.50 MHz ( period = 7.782 ns ) ; INC_COUNT[12] ; set_yrd3[3] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.521 ns ;
; N/A ; 128.50 MHz ( period = 7.782 ns ) ; INC_COUNT[12] ; set_yrd3[2] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.521 ns ;
; N/A ; 128.68 MHz ( period = 7.771 ns ) ; bcd_mond1[1] ; bcd_yrd2[1] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.508 ns ;
; N/A ; 128.68 MHz ( period = 7.771 ns ) ; bcd_mond1[1] ; bcd_yrd2[3] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.508 ns ;
; N/A ; 128.68 MHz ( period = 7.771 ns ) ; bcd_mond1[1] ; bcd_yrd2[2] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.508 ns ;
; N/A ; 128.70 MHz ( period = 7.770 ns ) ; alarm_set_count[18] ; modify.alsec0 ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.464 ns ;
; N/A ; 128.70 MHz ( period = 7.770 ns ) ; alarm_set_count[18] ; modify.alsec1 ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.464 ns ;
; N/A ; 128.70 MHz ( period = 7.770 ns ) ; alarm_set_count[18] ; modify.almin0 ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.464 ns ;
; N/A ; 128.70 MHz ( period = 7.770 ns ) ; alarm_set_count[18] ; modify.alhr1 ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.464 ns ;
; N/A ; 128.70 MHz ( period = 7.770 ns ) ; alarm_set_count[18] ; modify.almin1 ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.464 ns ;
; N/A ; 128.70 MHz ( period = 7.770 ns ) ; alarm_set_count[18] ; modify.alhr0 ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.464 ns ;
; N/A ; 128.70 MHz ( period = 7.770 ns ) ; count_HRD0[1] ; bcd_yrd3[0] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.482 ns ;
; N/A ; 128.70 MHz ( period = 7.770 ns ) ; count_HRD0[1] ; bcd_yrd3[1] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.482 ns ;
; N/A ; 128.70 MHz ( period = 7.770 ns ) ; count_HRD0[1] ; bcd_yrd3[3] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.482 ns ;
; N/A ; 128.70 MHz ( period = 7.770 ns ) ; count_HRD0[1] ; bcd_yrd3[2] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.482 ns ;
; N/A ; 128.83 MHz ( period = 7.762 ns ) ; count_HRD0[3] ; bcd_yrd3[0] ; clk_48Mhz ; clk_48Mhz ; None ; None ; 7.501 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -