📄 sd_top.tan.rpt
字号:
; N/A ; 112.36 MHz ( period = 8.900 ns ) ; sd_top:sd_top1|sd_cnfg:u1|sdram_setup ; sd_top:sd_top1|sd_state:u2|sdram_cycle[2] ; clk ; clk ; None ; None ; 6.700 ns ;
; N/A ; 112.36 MHz ( period = 8.900 ns ) ; sd_top:sd_top1|sd_sig:u4|state_cntr[3] ; sd_top:sd_top1|sd_state:u2|sdram_cycle[0] ; clk ; clk ; None ; None ; 6.700 ns ;
; N/A ; 112.36 MHz ( period = 8.900 ns ) ; sd_top:sd_top1|sd_rfrsh:u3|fresh_req ; sd_top:sd_top1|sd_state:u2|sdram_cycle[3] ; clk ; clk ; None ; None ; 6.700 ns ;
; N/A ; 114.94 MHz ( period = 8.700 ns ) ; sd_top:sd_top1|sd_rfrsh:u3|lpm_counter:rfrsh_cntr_rtl_1|alt_counter_f10ke:wysi_counter|q[2] ; sd_top:sd_top1|sd_rfrsh:u3|fresh_req ; clk ; clk ; None ; None ; 6.500 ns ;
; N/A ; 114.94 MHz ( period = 8.700 ns ) ; sd_top:sd_top1|sd_rfrsh:u3|lpm_counter:rfrsh_cntr_rtl_1|alt_counter_f10ke:wysi_counter|q[1] ; sd_top:sd_top1|sd_rfrsh:u3|fresh_req ; clk ; clk ; None ; None ; 6.500 ns ;
; N/A ; 114.94 MHz ( period = 8.700 ns ) ; sd_top:sd_top1|sd_rfrsh:u3|lpm_counter:rfrsh_cntr_rtl_1|alt_counter_f10ke:wysi_counter|q[0] ; sd_top:sd_top1|sd_rfrsh:u3|fresh_req ; clk ; clk ; None ; None ; 6.500 ns ;
; N/A ; 116.28 MHz ( period = 8.600 ns ) ; sd_top:sd_top1|sd_state:u2|sdram_cycle[4] ; sd_top:sd_top1|sd_sig:u4|sd_ba[0] ; clk ; clk ; None ; None ; 6.400 ns ;
; N/A ; 116.28 MHz ( period = 8.600 ns ) ; sd_top:sd_top1|sd_state:u2|sdram_cycle[4] ; sd_top:sd_top1|sd_sig:u4|sd_ba[1] ; clk ; clk ; None ; None ; 6.400 ns ;
; N/A ; 116.28 MHz ( period = 8.600 ns ) ; sd_top:sd_top1|sd_state:u2|sdram_cycle[4] ; sd_top:sd_top1|sd_sig:u4|sd_ras_l ; clk ; clk ; None ; None ; 6.400 ns ;
; N/A ; 117.65 MHz ( period = 8.500 ns ) ; sd_top:sd_top1|sd_rfrsh:u3|lpm_counter:rfrsh_cntr_rtl_1|alt_counter_f10ke:wysi_counter|q[6] ; sd_top:sd_top1|sd_rfrsh:u3|fresh_req ; clk ; clk ; None ; None ; 6.300 ns ;
; N/A ; 120.48 MHz ( period = 8.300 ns ) ; sd_top:sd_top1|sd_state:u2|sdram_cycle[3] ; sd_top:sd_top1|sd_cnfg:u1|fresh_req ; clk ; clk ; None ; None ; 6.100 ns ;
; N/A ; 120.48 MHz ( period = 8.300 ns ) ; sd_top:sd_top1|sd_state:u2|sdram_cycle[3] ; sd_top:sd_top1|sd_rfrsh:u3|lpm_counter:rfrsh_cntr_rtl_1|alt_counter_f10ke:wysi_counter|q[10] ; clk ; clk ; None ; None ; 6.100 ns ;
; N/A ; 120.48 MHz ( period = 8.300 ns ) ; sd_top:sd_top1|sd_state:u2|sdram_cycle[3] ; sd_top:sd_top1|sd_rfrsh:u3|lpm_counter:rfrsh_cntr_rtl_1|alt_counter_f10ke:wysi_counter|q[9] ; clk ; clk ; None ; None ; 6.100 ns ;
; N/A ; 120.48 MHz ( period = 8.300 ns ) ; sd_top:sd_top1|sd_state:u2|sdram_cycle[3] ; sd_top:sd_top1|sd_rfrsh:u3|lpm_counter:rfrsh_cntr_rtl_1|alt_counter_f10ke:wysi_counter|q[8] ; clk ; clk ; None ; None ; 6.100 ns ;
; N/A ; 120.48 MHz ( period = 8.300 ns ) ; sd_top:sd_top1|sd_state:u2|sdram_cycle[3] ; sd_top:sd_top1|sd_rfrsh:u3|lpm_counter:rfrsh_cntr_rtl_1|alt_counter_f10ke:wysi_counter|q[7] ; clk ; clk ; None ; None ; 6.100 ns ;
; N/A ; 120.48 MHz ( period = 8.300 ns ) ; sd_top:sd_top1|sd_state:u2|sdram_cycle[3] ; sd_top:sd_top1|sd_rfrsh:u3|lpm_counter:rfrsh_cntr_rtl_1|alt_counter_f10ke:wysi_counter|q[6] ; clk ; clk ; None ; None ; 6.100 ns ;
; N/A ; 120.48 MHz ( period = 8.300 ns ) ; sd_top:sd_top1|sd_state:u2|sdram_cycle[3] ; sd_top:sd_top1|sd_rfrsh:u3|lpm_counter:rfrsh_cntr_rtl_1|alt_counter_f10ke:wysi_counter|q[5] ; clk ; clk ; None ; None ; 6.100 ns ;
; N/A ; 121.95 MHz ( period = 8.200 ns ) ; sd_top:sd_top1|sd_state:u2|sdram_cycle[1] ; sd_top:sd_top1|sd_state:u2|sdram_cycle[1] ; clk ; clk ; None ; None ; 6.000 ns ;
; N/A ; 121.95 MHz ( period = 8.200 ns ) ; sd_top:sd_top1|sd_rfrsh:u3|lpm_counter:rfrsh_cntr_rtl_1|alt_counter_f10ke:wysi_counter|q[3] ; sd_top:sd_top1|sd_rfrsh:u3|fresh_req ; clk ; clk ; None ; None ; 6.000 ns ;
; N/A ; 123.46 MHz ( period = 8.100 ns ) ; sd_top:sd_top1|sd_state:u2|sdram_cycle[1] ; sd_top:sd_top1|sd_state:u2|sdram_cycle[2] ; clk ; clk ; None ; None ; 5.900 ns ;
; N/A ; 123.46 MHz ( period = 8.100 ns ) ; sd_top:sd_top1|sd_state:u2|sdram_cycle[3] ; sd_top:sd_top1|sd_state:u2|sdram_cycle[2] ; clk ; clk ; None ; None ; 5.900 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; sd_top:sd_top1|sd_rfrsh:u3|lpm_counter:rfrsh_cntr_rtl_1|alt_counter_f10ke:wysi_counter|q[4] ; sd_top:sd_top1|sd_rfrsh:u3|fresh_req ; clk ; clk ; None ; None ; 5.700 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; sd_top:sd_top1|sd_state:u2|sdram_cycle[2] ; sd_top:sd_top1|sd_state:u2|charge_on ; clk ; clk ; None ; None ; 5.700 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; sd_top:sd_top1|sd_state:u2|sdram_cycle[0] ; sd_top:sd_top1|sd_state:u2|charge_on ; clk ; clk ; None ; None ; 5.700 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; sd_top:sd_top1|sd_cnfg:u1|sdram_en2 ; sd_top:sd_top1|sd_cnfg:u1|charge_req ; clk ; clk ; None ; None ; 5.700 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; sd_top:sd_top1|sd_cnfg:u1|sdram_en2 ; sd_top:sd_top1|sd_cnfg:u1|sdram_setup ; clk ; clk ; None ; None ; 5.600 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; sd_top:sd_top1|sd_cnfg:u1|sdram_en2 ; sd_top:sd_top1|sd_cnfg:u1|load_req ; clk ; clk ; None ; None ; 5.600 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; sd_top:sd_top1|sd_state:u2|sdram_cycle[2] ; sd_top:sd_top1|sd_sig:u4|sd_ba[0] ; clk ; clk ; None ; None ; 5.400 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; sd_top:sd_top1|sd_sig:u4|state_cntr[3] ; sd_top:sd_top1|sd_state:u2|sdram_cycle[1] ; clk ; clk ; None ; None ; 5.400 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; sd_top:sd_top1|sd_state:u2|sdram_cycle[2] ; sd_top:sd_top1|sd_sig:u4|sd_ba[1] ; clk ; clk ; None ; None ; 5.400 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; sd_top:sd_top1|sd_sig:u4|state_cntr[3] ; sd_top:sd_top1|sd_state:u2|sdram_cycle[4] ; clk ; clk ; None ; None ; 5.400 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; sd_top:sd_top1|sd_sig:u4|state_cntr[3] ; sd_top:sd_top1|sd_state:u2|sdram_cycle[3] ; clk ; clk ; None ; None ; 5.400 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; sd_top:sd_top1|sd_state:u2|sdram_cycle[2] ; sd_top:sd_top1|sd_sig:u4|sd_ras_l ; clk ; clk ; None ; None ; 5.400 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; sd_top:sd_top1|sd_cnfg:u1|load_req ; sd_top:sd_top1|sd_state:u2|sdram_cycle[2] ; clk ; clk ; None ; None ; 5.300 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; sd_top:sd_top1|sd_state:u2|sdram_cycle[0] ; sd_top:sd_top1|sd_state:u2|sdram_cycle[0] ; clk ; clk ; None ; None ; 5.300 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; sd_top:sd_top1|sd_cnfg:u1|load_req ; sd_top:sd_top1|sd_state:u2|sdram_cycle[0] ; clk ; clk ; None ; None ; 5.300 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; sd_top:sd_top1|sd_state:u2|sdram_cycle[0] ; sd_top:sd_top1|sd_state:u2|sdram_cycle[4] ; clk ; clk ; None ; None ; 5.300 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; sd_top:sd_top1|sd_state:u2|sdram_cycle[0] ; sd_top:sd_top1|sd_state:u2|sdram_cycle[3] ; clk ; clk ; None ; None ; 5.300 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; sd_top:sd_top1|sd_rfrsh:u3|lpm_counter:rfrsh_cntr_rtl_1|alt_counter_f10ke:wysi_counter|q[10] ; sd_top:sd_top1|sd_rfrsh:u3|fresh_req ; clk ; clk ; None ; None ; 5.300 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; sd_top:sd_top1|sd_rfrsh:u3|lpm_counter:rfrsh_cntr_rtl_1|alt_counter_f10ke:wysi_counter|q[9] ; sd_top:sd_top1|sd_rfrsh:u3|fresh_req ; clk ; clk ; None ; None ; 5.300 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; sd_top:sd_top1|sd_rfrsh:u3|lpm_counter:rfrsh_cntr_rtl_1|alt_counter_f10ke:wysi_counter|q[8] ; sd_top:sd_top1|sd_rfrsh:u3|fresh_req ; clk ; clk ; None ; None ; 5.300 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; sd_top:sd_top1|sd_cnfg:u1|sdram_setup ; sd_top:sd_top1|sd_state:u2|charge_on ; clk ; clk ; None ; None ; 5.300 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; sd_top:sd_top1|sd_cnfg:u1|state.idle ; sd_top:sd_top1|sd_cnfg:u1|charge_req ; clk ; clk ; None ; None ; 5.300 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; sd_top:sd_top1|sd_cnfg:u1|state.idle ; sd_top:sd_top1|sd_cnfg:u1|load_req ; clk ; clk ; None ; None ; 5.300 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; sd_top:sd_top1|sd_cnfg:u1|state.idle ; sd_top:sd_top1|sd_cnfg:u1|sdram_setup ; clk ; clk ; None ; None ; 4.800 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; sd_top:sd_top1|sd_cnfg:u1|state.refresh2 ; sd_top:sd_top1|sd_cnfg:u1|fresh_req ; clk ; clk ; None ; None ; 4.800 ns ;
; N/A ; Restricted to 125.00 MHz ( period = 8.000 ns ) ; sd_top:sd_top1|sd_cnfg:u1|state.refresh1 ; sd_top:sd_top1|sd_cnfg:u1|fresh_req ; clk ; clk ; None ; None ; 4.800 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -