📄 sum_control.fit.rpt
字号:
+----------------------------------------------+-----------------------------------------+
; Enable user-supplied start-up clock (CLKUSR) ; Off ;
; Enable device-wide reset (DEV_CLRn) ; Off ;
; Enable device-wide output enable (DEV_OE) ; Off ;
; Enable INIT_DONE output ; Off ;
; Configuration scheme ; Passive Serial ;
; Reserve all unused pins ; As output driving an unspecified signal ;
; Security bit ; Off ;
; Base pin-out file on sameframe device ; Off ;
+----------------------------------------------+-----------------------------------------+
+------------------+
; Fitter Equations ;
+------------------+
The equations can be found in E:/戴仙金/资料/Verilog书/源代码/step_motor/sum_control/sum_control.fit.eqn.
+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in E:/戴仙金/资料/Verilog书/源代码/step_motor/sum_control/sum_control.pin.
+---------------------------------------------------+
; Fitter Resource Usage Summary ;
+-------------------------------+-------------------+
; Resource ; Usage ;
+-------------------------------+-------------------+
; Logic cells ; 71 / 128 ( 55 % ) ;
; Registers ; 25 / 128 ( 19 % ) ;
; Number of pterms used ; 191 ;
; User inserted logic elements ; 0 ;
; I/O pins ; 31 / 68 ( 45 % ) ;
; -- Clock pins ; 1 / 2 ( 50 % ) ;
; -- Dedicated input pins ; 0 / 2 ( 0 % ) ;
; Global signals ; 1 ;
; Shareable expanders ; 0 / 128 ( 0 % ) ;
; Parallel expanders ; 0 / 120 ( 0 % ) ;
; Cells using turbo bit ; 71 / 128 ( 55 % ) ;
; Maximum fan-out node ; Reset ;
; Maximum fan-out ; 48 ;
; Total fan-out ; 996 ;
; Average fan-out ; 9.76 ;
+-------------------------------+-------------------+
+----------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins ;
+--------------+-------+----------+-----+-----------------------+--------------------+--------+----------------+--------------+----------------------+
; Name ; Pin # ; I/O Bank ; LAB ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; I/O Standard ; Location assigned by ;
+--------------+-------+----------+-----+-----------------------+--------------------+--------+----------------+--------------+----------------------+
; Reset ; 81 ; -- ; 8 ; 48 ; 0 ; no ; no ; TTL ; Fitter ;
; pulse_sum_in ; 83 ; -- ; -- ; 26 ; 0 ; yes ; no ; TTL ; Fitter ;
; step_sum[0] ; 25 ; -- ; 3 ; 2 ; 0 ; no ; no ; TTL ; Fitter ;
; step_sum[10] ; 76 ; -- ; 8 ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
; step_sum[11] ; 51 ; -- ; 5 ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
; step_sum[12] ; 80 ; -- ; 8 ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
; step_sum[13] ; 34 ; -- ; 4 ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
; step_sum[14] ; 33 ; -- ; 4 ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
; step_sum[15] ; 24 ; -- ; 3 ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
; step_sum[16] ; 61 ; -- ; 6 ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
; step_sum[17] ; 4 ; -- ; 1 ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
; step_sum[18] ; 52 ; -- ; 5 ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
; step_sum[19] ; 18 ; -- ; 2 ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
; step_sum[1] ; 15 ; -- ; 2 ; 0 ; 0 ; no ; no ; TTL ; Fitter ;
; step_sum[20] ; 6 ; -- ; 1 ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
; step_sum[21] ; 74 ; -- ; 8 ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
; step_sum[22] ; 58 ; -- ; 6 ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
; step_sum[23] ; 28 ; -- ; 3 ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
; step_sum[2] ; 79 ; -- ; 8 ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
; step_sum[3] ; 9 ; -- ; 1 ; 2 ; 0 ; no ; no ; TTL ; Fitter ;
; step_sum[4] ; 8 ; -- ; 1 ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
; step_sum[5] ; 27 ; -- ; 3 ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
; step_sum[6] ; 37 ; -- ; 4 ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
; step_sum[7] ; 5 ; -- ; 1 ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
; step_sum[8] ; 57 ; -- ; 6 ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
; step_sum[9] ; 70 ; -- ; 7 ; 1 ; 0 ; no ; no ; TTL ; Fitter ;
+--------------+-------+----------+-----+-----------------------+--------------------+--------+----------------+--------------+----------------------+
+-----------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+----------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+
; Name ; Pin # ; I/O Bank ; LAB ; Output Register ; Slow Slew Rate ; Open Drain ; TRI Primitive ; I/O Standard ; Location assigned by ;
+----------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+
; wave_out ; 63 ; -- ; 7 ; no ; no ; no ; no ; TTL ; Fitter ;
+----------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+
+-------------------------------------------------------------------------------------------------------+
; All Package Pins ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -