⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 fdiv.fit.rpt

📁 采用Verilog HDL语言编写的步进电机位置系统
💻 RPT
📖 第 1 页 / 共 2 页
字号:
; 2        ; 1          ; --       ; GND+           ;        ;              ;         ;                 ;
; 3        ; 2          ; --       ; VCC            ; power  ;              ;         ;                 ;
; 4        ; 3          ; --       ; F_1Hz          ; output ; TTL          ;         ; N               ;
; 5        ; 4          ; --       ; F_65536Hz      ; output ; TTL          ;         ; N               ;
; 6        ; 5          ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 7        ; 6          ; --       ; +TDI           ; input  ; TTL          ;         ; N               ;
; 8        ; 7          ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 9        ; 8          ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 10       ; 9          ; --       ; GND            ; gnd    ;              ;         ;                 ;
; 11       ; 10         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 12       ; 11         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 13       ; 12         ; --       ; +TMS           ; input  ; TTL          ;         ; N               ;
; 14       ; 13         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 15       ; 14         ; --       ; VCC            ; power  ;              ;         ;                 ;
; 16       ; 15         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 17       ; 16         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 18       ; 17         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 19       ; 18         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 20       ; 19         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 21       ; 20         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 22       ; 21         ; --       ; GND            ; gnd    ;              ;         ;                 ;
; 23       ; 22         ; --       ; VCC            ; power  ;              ;         ;                 ;
; 24       ; 23         ; --       ; Reset          ; input  ; TTL          ;         ; N               ;
; 25       ; 24         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 26       ; 25         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 27       ; 26         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 28       ; 27         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 29       ; 28         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 30       ; 29         ; --       ; GND            ; gnd    ;              ;         ;                 ;
; 31       ; 30         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 32       ; 31         ; --       ; +TCK           ; input  ; TTL          ;         ; N               ;
; 33       ; 32         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 34       ; 33         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 35       ; 34         ; --       ; VCC            ; power  ;              ;         ;                 ;
; 36       ; 35         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 37       ; 36         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 38       ; 37         ; --       ; *TDO           ; output ; TTL          ;         ; N               ;
; 39       ; 38         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 40       ; 39         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 41       ; 40         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 42       ; 41         ; --       ; GND            ; gnd    ;              ;         ;                 ;
; 43       ; 42         ; --       ; Clock_8MHz     ; input  ; TTL          ;         ; N               ;
; 44       ; 43         ; --       ; GND+           ;        ;              ;         ;                 ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+


+--------------------------------------------------------------------------------------------------+
; I/O Standard                                                                                     ;
+--------------+------------+----------------------+-------------------+-------------------+-------+
; I/O Standard ; Input Vref ; Dedicated Input Pins ; Pins in I/O Bank1 ; Pins in I/O Bank2 ; Total ;
+--------------+------------+----------------------+-------------------+-------------------+-------+
; TTL          ; -          ; 1                    ; 0                 ; 0                 ; 1     ;
+--------------+------------+----------------------+-------------------+-------------------+-------+


+--------------------------------------------------------------------------+
; Dedicated Inputs I/O                                                     ;
+------------+-------+-------+-------+--------------+------------+---------+
; Name       ; Pin # ; Type  ; VCCIO ; I/O Standard ; Input Vref ; Current ;
+------------+-------+-------+-------+--------------+------------+---------+
; Clock_8MHz ; 43    ; Input ; --    ; TTL          ; -          ; 0 mA    ;
+------------+-------+-------+-------+--------------+------------+---------+


+----------------------------------------------+
; Output Pin Default Load For Reported TCO     ;
+--------------+------+------------------------+
; I/O Standard ; Load ; Termination Resistance ;
+--------------+------+------------------------+
; TTL          ; 0 pF ; Not Available          ;
+--------------+------+------------------------+


+------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                        ;
+----------------------------+------------+------+-----------------------------+
; Compilation Hierarchy Node ; Macrocells ; Pins ; Full Hierarchy Name         ;
+----------------------------+------------+------+-----------------------------+
; |fdiv                      ; 4          ; 8    ; |fdiv                       ;
;    |lpm_counter:CNT_rtl_0| ; 4          ; 0    ; |fdiv|lpm_counter:CNT_rtl_0 ;
+----------------------------+------------+------+-----------------------------+


+--------------------------------------------------------------------------------------------+
; Control Signals                                                                            ;
+------------+----------+---------+-------+--------+----------------------+------------------+
; Name       ; Location ; Fan-Out ; Usage ; Global ; Global Resource Used ; Global Line Name ;
+------------+----------+---------+-------+--------+----------------------+------------------+
; Clock_8MHz ; PIN_43   ; 4       ; Clock ; yes    ; On                   ; --               ;
+------------+----------+---------+-------+--------+----------------------+------------------+


+---------------------------------------------------------------------------+
; Global & Other Fast Signals                                               ;
+------------+----------+---------+----------------------+------------------+
; Name       ; Location ; Fan-Out ; Global Resource Used ; Global Line Name ;
+------------+----------+---------+----------------------+------------------+
; Clock_8MHz ; PIN_43   ; 4       ; On                   ; --               ;
+------------+----------+---------+----------------------+------------------+


+-----------------------------------------+
; Non-Global High Fan-Out Signals         ;
+-------------------------------+---------+
; Name                          ; Fan-Out ;
+-------------------------------+---------+
; Reset                         ; 4       ;
; lpm_counter:CNT_rtl_0|dffs[1] ; 4       ;
; lpm_counter:CNT_rtl_0|dffs[0] ; 4       ;
; lpm_counter:CNT_rtl_0|dffs[3] ; 2       ;
; lpm_counter:CNT_rtl_0|dffs[2] ; 2       ;
+-------------------------------+---------+


+---------------------------------------------+
; Interconnect Usage Summary                  ;
+----------------------------+----------------+
; Interconnect Resource Type ; Usage          ;
+----------------------------+----------------+
; Output enables             ; 0 / 6 ( 0 % )  ;
; PIA buffers                ; 5 / 72 ( 6 % ) ;
+----------------------------+----------------+


+----------------------------------------------------------------------+
; LAB Macrocells                                                       ;
+----------------------------------------+-----------------------------+
; Number of Macrocells  (Average = 2.00) ; Number of LABs  (Total = 1) ;
+----------------------------------------+-----------------------------+
; 0                                      ; 1                           ;
; 1                                      ; 0                           ;
; 2                                      ; 0                           ;
; 3                                      ; 0                           ;
; 4                                      ; 1                           ;
+----------------------------------------+-----------------------------+


+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Logic Cell Interconnection                                                                                                                                                                                                                                                                    ;
+-----+------------+-----------------------------------------------------------------------------------------------------------------------------------------------+----------------------------------------------------------------------------------------------------------------------------+
; LAB ; Logic Cell ; Input                                                                                                                                         ; Output                                                                                                                     ;
+-----+------------+-----------------------------------------------------------------------------------------------------------------------------------------------+----------------------------------------------------------------------------------------------------------------------------+
;  A  ; LC3        ; Clock_8MHz, lpm_counter:CNT_rtl_0|dffs[0], Reset                                                                                              ; lpm_counter:CNT_rtl_0|dffs[0], lpm_counter:CNT_rtl_0|dffs[2], lpm_counter:CNT_rtl_0|dffs[3], lpm_counter:CNT_rtl_0|dffs[1] ;
;  A  ; LC4        ; Clock_8MHz, Reset, lpm_counter:CNT_rtl_0|dffs[1], lpm_counter:CNT_rtl_0|dffs[0], lpm_counter:CNT_rtl_0|dffs[2]                                ; lpm_counter:CNT_rtl_0|dffs[2], lpm_counter:CNT_rtl_0|dffs[3]                                                               ;
;  A  ; LC1        ; Clock_8MHz, Reset, lpm_counter:CNT_rtl_0|dffs[1], lpm_counter:CNT_rtl_0|dffs[2], lpm_counter:CNT_rtl_0|dffs[0], lpm_counter:CNT_rtl_0|dffs[3] ; lpm_counter:CNT_rtl_0|dffs[3], F_1Hz                                                                                       ;
;  A  ; LC2        ; Clock_8MHz, Reset, lpm_counter:CNT_rtl_0|dffs[0], lpm_counter:CNT_rtl_0|dffs[1]                                                               ; lpm_counter:CNT_rtl_0|dffs[2], lpm_counter:CNT_rtl_0|dffs[3], lpm_counter:CNT_rtl_0|dffs[1], F_65536Hz                     ;
+-----+------------+-----------------------------------------------------------------------------------------------------------------------------------------------+----------------------------------------------------------------------------------------------------------------------------+


+-----------------+
; Fitter Messages ;
+-----------------+
Info: *******************************************************************
Info: Running Quartus II Fitter
    Info: Version 4.2 Build 157 12/07/2004 SJ Full Version
    Info: Processing started: Wed Jul 19 20:30:55 2006
Info: Command: quartus_fit --import_settings_files=off --export_settings_files=off fdiv -c fdiv
Info: Automatically selected device EPM7032SLC44-5 for design fdiv
Info: Quartus II Fitter was successful. 0 errors, 0 warnings
    Info: Processing ended: Wed Jul 19 20:30:56 2006
    Info: Elapsed time: 00:00:02


⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -