⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 dispselect.fit.rpt

📁 采用Verilog HDL语言编写的数字频率计
💻 RPT
📖 第 1 页 / 共 2 页
字号:
; 5        ; 4          ; --       ; Q[1]           ; output ; TTL          ;         ; N               ;
; 6        ; 5          ; --       ; Q[2]           ; output ; TTL          ;         ; N               ;
; 7        ; 6          ; --       ; +TDI           ; input  ; TTL          ;         ; N               ;
; 8        ; 7          ; --       ; Q[3]           ; output ; TTL          ;         ; N               ;
; 9        ; 8          ; --       ; Q[4]           ; output ; TTL          ;         ; N               ;
; 10       ; 9          ; --       ; GND            ; gnd    ;              ;         ;                 ;
; 11       ; 10         ; --       ; Q[5]           ; output ; TTL          ;         ; N               ;
; 12       ; 11         ; --       ; disp_select[2] ; output ; TTL          ;         ; N               ;
; 13       ; 12         ; --       ; +TMS           ; input  ; TTL          ;         ; N               ;
; 14       ; 13         ; --       ; disp_select[1] ; output ; TTL          ;         ; N               ;
; 15       ; 14         ; --       ; VCC            ; power  ;              ;         ;                 ;
; 16       ; 15         ; --       ; disp_select[0] ; output ; TTL          ;         ; N               ;
; 17       ; 16         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 18       ; 17         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 19       ; 18         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 20       ; 19         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 21       ; 20         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 22       ; 21         ; --       ; GND            ; gnd    ;              ;         ;                 ;
; 23       ; 22         ; --       ; VCC            ; power  ;              ;         ;                 ;
; 24       ; 23         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 25       ; 24         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 26       ; 25         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 27       ; 26         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 28       ; 27         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 29       ; 28         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 30       ; 29         ; --       ; GND            ; gnd    ;              ;         ;                 ;
; 31       ; 30         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 32       ; 31         ; --       ; +TCK           ; input  ; TTL          ;         ; N               ;
; 33       ; 32         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 34       ; 33         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 35       ; 34         ; --       ; VCC            ; power  ;              ;         ;                 ;
; 36       ; 35         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 37       ; 36         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 38       ; 37         ; --       ; *TDO           ; output ; TTL          ;         ; N               ;
; 39       ; 38         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 40       ; 39         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 41       ; 40         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 42       ; 41         ; --       ; GND            ; gnd    ;              ;         ;                 ;
; 43       ; 42         ; --       ; clk            ; input  ; TTL          ;         ; N               ;
; 44       ; 43         ; --       ; GND+           ;        ;              ;         ;                 ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+


+--------------------------------------------------------------------------------------------------+
; I/O Standard                                                                                     ;
+--------------+------------+----------------------+-------------------+-------------------+-------+
; I/O Standard ; Input Vref ; Dedicated Input Pins ; Pins in I/O Bank1 ; Pins in I/O Bank2 ; Total ;
+--------------+------------+----------------------+-------------------+-------------------+-------+
; TTL          ; -          ; 1                    ; 0                 ; 0                 ; 1     ;
+--------------+------------+----------------------+-------------------+-------------------+-------+


+--------------------------------------------------------------------+
; Dedicated Inputs I/O                                               ;
+------+-------+-------+-------+--------------+------------+---------+
; Name ; Pin # ; Type  ; VCCIO ; I/O Standard ; Input Vref ; Current ;
+------+-------+-------+-------+--------------+------------+---------+
; clk  ; 43    ; Input ; --    ; TTL          ; -          ; 0 mA    ;
+------+-------+-------+-------+--------------+------------+---------+


+----------------------------------------------+
; Output Pin Default Load For Reported TCO     ;
+--------------+------+------------------------+
; I/O Standard ; Load ; Termination Resistance ;
+--------------+------+------------------------+
; TTL          ; 0 pF ; Not Available          ;
+--------------+------+------------------------+


+----------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                ;
+----------------------------+------------+------+---------------------+
; Compilation Hierarchy Node ; Macrocells ; Pins ; Full Hierarchy Name ;
+----------------------------+------------+------+---------------------+
; |dispselect                ; 9          ; 14   ; |dispselect         ;
+----------------------------+------------+------+---------------------+


+--------------------------------------------------------------------------------------+
; Control Signals                                                                      ;
+------+----------+---------+-------+--------+----------------------+------------------+
; Name ; Location ; Fan-Out ; Usage ; Global ; Global Resource Used ; Global Line Name ;
+------+----------+---------+-------+--------+----------------------+------------------+
; clk  ; PIN_43   ; 9       ; Clock ; yes    ; On                   ; --               ;
+------+----------+---------+-------+--------+----------------------+------------------+


+---------------------------------------------------------------------+
; Global & Other Fast Signals                                         ;
+------+----------+---------+----------------------+------------------+
; Name ; Location ; Fan-Out ; Global Resource Used ; Global Line Name ;
+------+----------+---------+----------------------+------------------+
; clk  ; PIN_43   ; 9       ; On                   ; --               ;
+------+----------+---------+----------------------+------------------+


+---------------------------------+
; Non-Global High Fan-Out Signals ;
+---------------------+-----------+
; Name                ; Fan-Out   ;
+---------------------+-----------+
; disp_select[2]~reg0 ; 10        ;
; disp_select[1]~reg0 ; 10        ;
; disp_select[0]~reg0 ; 10        ;
; Q[0]~reg0           ; 1         ;
; Q[1]~reg0           ; 1         ;
; Q[2]~reg0           ; 1         ;
; Q[3]~reg0           ; 1         ;
; Q[4]~reg0           ; 1         ;
; Q[5]~reg0           ; 1         ;
+---------------------+-----------+


+---------------------------------------------+
; Interconnect Usage Summary                  ;
+----------------------------+----------------+
; Interconnect Resource Type ; Usage          ;
+----------------------------+----------------+
; Output enables             ; 0 / 6 ( 0 % )  ;
; PIA buffers                ; 3 / 72 ( 4 % ) ;
+----------------------------+----------------+


+----------------------------------------------------------------------+
; LAB Macrocells                                                       ;
+----------------------------------------+-----------------------------+
; Number of Macrocells  (Average = 4.50) ; Number of LABs  (Total = 1) ;
+----------------------------------------+-----------------------------+
; 0                                      ; 1                           ;
; 1                                      ; 0                           ;
; 2                                      ; 0                           ;
; 3                                      ; 0                           ;
; 4                                      ; 0                           ;
; 5                                      ; 0                           ;
; 6                                      ; 0                           ;
; 7                                      ; 0                           ;
; 8                                      ; 0                           ;
; 9                                      ; 1                           ;
+----------------------------------------+-----------------------------+


+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Logic Cell Interconnection                                                                                                                                                                                                              ;
+-----+------------+--------------------------------------------------------------------+-------------------------------------------------------------------------------------------------------------------------------------------------+
; LAB ; Logic Cell ; Input                                                              ; Output                                                                                                                                          ;
+-----+------------+--------------------------------------------------------------------+-------------------------------------------------------------------------------------------------------------------------------------------------+
;  A  ; LC11       ; clk, disp_select[1]~reg0, disp_select[2]~reg0, disp_select[0]~reg0 ; disp_select[0]~reg0, disp_select[0], disp_select[1]~reg0, disp_select[2]~reg0, Q[5]~reg0, Q[4]~reg0, Q[3]~reg0, Q[2]~reg0, Q[1]~reg0, Q[0]~reg0 ;
;  A  ; LC10       ; clk, disp_select[2]~reg0, disp_select[1]~reg0, disp_select[0]~reg0 ; disp_select[0]~reg0, disp_select[1]~reg0, disp_select[1], disp_select[2]~reg0, Q[5]~reg0, Q[4]~reg0, Q[3]~reg0, Q[2]~reg0, Q[1]~reg0, Q[0]~reg0 ;
;  A  ; LC8        ; clk, disp_select[1]~reg0, disp_select[2]~reg0, disp_select[0]~reg0 ; disp_select[0]~reg0, disp_select[1]~reg0, disp_select[2]~reg0, disp_select[2], Q[5]~reg0, Q[4]~reg0, Q[3]~reg0, Q[2]~reg0, Q[1]~reg0, Q[0]~reg0 ;
;  A  ; LC7        ; clk, disp_select[2]~reg0, disp_select[1]~reg0, disp_select[0]~reg0 ; Q[5]                                                                                                                                            ;
;  A  ; LC6        ; clk, disp_select[2]~reg0, disp_select[1]~reg0, disp_select[0]~reg0 ; Q[4]                                                                                                                                            ;
;  A  ; LC5        ; clk, disp_select[2]~reg0, disp_select[1]~reg0, disp_select[0]~reg0 ; Q[3]                                                                                                                                            ;
;  A  ; LC3        ; clk, disp_select[2]~reg0, disp_select[1]~reg0, disp_select[0]~reg0 ; Q[2]                                                                                                                                            ;
;  A  ; LC2        ; clk, disp_select[2]~reg0, disp_select[1]~reg0, disp_select[0]~reg0 ; Q[1]                                                                                                                                            ;
;  A  ; LC1        ; clk, disp_select[2]~reg0, disp_select[1]~reg0, disp_select[0]~reg0 ; Q[0]                                                                                                                                            ;
+-----+------------+--------------------------------------------------------------------+-------------------------------------------------------------------------------------------------------------------------------------------------+


+-----------------+
; Fitter Messages ;
+-----------------+
Info: *******************************************************************
Info: Running Quartus II Fitter
    Info: Version 4.2 Build 157 12/07/2004 SJ Full Version
    Info: Processing started: Mon Jul 17 22:44:11 2006
Info: Command: quartus_fit --import_settings_files=off --export_settings_files=off dispselect -c dispselect
Info: Automatically selected device EPM7032SLC44-5 for design dispselect
Info: Quartus II Fitter was successful. 0 errors, 0 warnings
    Info: Processing ended: Mon Jul 17 22:44:11 2006
    Info: Elapsed time: 00:00:01


⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -