⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 qep_data_bus.fit.rpt

📁 基于地址总线接口的四倍频编码器信号接口的 FPGA实现 Verilog HDL的
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; d_in[3]     ; 111   ; --  ; 3    ; 1       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; b_in[1]     ; 120   ; --  ; 14   ; 1       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; a_in[1]     ; 119   ; --  ; 13   ; 1       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; f_in[1]     ; 142   ; --  ; 34   ; 1       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; d_in[1]     ; 143   ; --  ; 35   ; 1       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; b_in[4]     ; 135   ; --  ; 29   ; 1       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; a_in[4]     ; 133   ; --  ; 28   ; 1       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; b_in[3]     ; 132   ; --  ; 26   ; 1       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; a_in[3]     ; 131   ; --  ; 23   ; 1       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; f_in[4]     ; 112   ; --  ; 4    ; 1       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; d_in[4]     ; 113   ; --  ; 5    ; 1       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; b_in[0]     ; 118   ; --  ; 9    ; 1       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; a_in[0]     ; 117   ; --  ; 8    ; 1       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; b_in[2]     ; 130   ; --  ; 22   ; 1       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; a_in[2]     ; 121   ; --  ; 17   ; 1       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; f_in[2]     ; 102   ;  A  ; --   ; 1       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; d_in[2]     ; 109   ; --  ; 1    ; 1       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; addr_in[5]  ; 39    ; --  ; 33   ; 0       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; addr_in[6]  ; 41    ; --  ; 31   ; 0       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; addr_in[7]  ; 42    ; --  ; 28   ; 0       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; addr_in[8]  ; 32    ;  F  ; --   ; 0       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; addr_in[9]  ; 31    ;  F  ; --   ; 0       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; addr_in[10] ; 13    ;  C  ; --   ; 0       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; addr_in[11] ; 30    ;  F  ; --   ; 0       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; addr_in[12] ; 43    ; --  ; 30   ; 0       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; addr_in[13] ; 33    ;  F  ; --   ; 0       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; addr_in[14] ; 44    ; --  ; 29   ; 0       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
+-------------+-------+-----+------+---------+--------+--------------+-------------------------+---------------+-----------------+---------------+--------------+


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins                                                                                                                                                                                                 ;
+---------------+-------+-----+------+--------------+--------------------------+---------------+----------------+-----------------+---------------+---------------+------------+---------------+--------------+
; Name          ; Pin # ; Row ; Col. ; I/O Register ; Use Local Routing Output ; Power Up High ; Slow Slew Rate ; PCI I/O Enabled ; Single-Pin OE ; Single-Pin CE ; Open Drain ; TRI Primitive ; I/O Standard ;
+---------------+-------+-----+------+--------------+--------------------------+---------------+----------------+-----------------+---------------+---------------+------------+---------------+--------------+
; ram_cs_out    ; 27    ;  E  ; --   ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
; led_out       ; 46    ; --  ; 27   ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
; ledsl_out[0]  ; 73    ; --  ; 1    ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
; ledsl_out[1]  ; 72    ; --  ; 3    ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
; ledsl_out[2]  ; 70    ; --  ; 5    ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
; ledsl_out[3]  ; 69    ; --  ; 6    ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
; ledout_out[0] ; 86    ;  E  ; --   ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
; ledout_out[1] ; 87    ;  E  ; --   ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
; ledout_out[2] ; 88    ;  D  ; --   ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
; ledout_out[3] ; 89    ;  D  ; --   ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
; ledout_out[4] ; 80    ;  F  ; --   ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
; ledout_out[5] ; 81    ;  F  ; --   ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
; ledout_out[6] ; 82    ;  F  ; --   ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
; clk_out       ; 100   ;  A  ; --   ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
; ledout_out[7] ; 83    ;  E  ; --   ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
+---------------+-------+-----+------+--------------+--------------------------+---------------+----------------+-----------------+---------------+---------------+------------+---------------+--------------+


+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Bidir Pins                                                                                                                                                                                                                                               ;
+---------------+-------+-----+------+---------+--------+--------------+-------------------------+--------------------------+---------------+----------------+-----------------+---------------+---------------+---------------+------------+--------------+
; Name          ; Pin # ; Row ; Col. ; Fan-Out ; Global ; I/O Register ; Use Local Routing Input ; Use Local Routing Output ; Power Up High ; Slow Slew Rate ; PCI I/O Enabled ; Single-Pin OE ; Single-Pin CE ; Single-Pin OE ; Open Drain ; I/O Standard ;
+---------------+-------+-----+------+---------+--------+--------------+-------------------------+--------------------------+---------------+----------------+-----------------+---------------+---------------+---------------+------------+--------------+
; data_inout[0] ; 17    ;  C  ; --   ; 2       ; no     ; no           ; no                      ; no                       ; no            ; no             ; no              ; no            ; no            ; no            ; no         ; LVTTL/LVCMOS ;
; data_inout[1] ; 18    ;  C  ; --   ; 2       ; no     ; no           ; no                      ; no                       ; no            ; no             ; no              ; no            ; no            ; no            ; no         ; LVTTL/LVCMOS ;
; data_inout[5] ; 22    ;  D  ; --   ; 2       ; no     ; no           ; no                      ; no                       ; no            ; no             ; no              ; no            ; no            ; no            ; no         ; LVTTL/LVCMOS ;
; data_inout[6] ; 23    ;  D  ; --   ; 2       ; no     ; no           ; no                      ; no                       ; no            ; no             ; no              ; no            ; no            ; no            ; no         ; LVTTL/LVCMOS ;
; data_inout[4] ; 21    ;  D  ; --   ; 2       ; no     ; no           ; no                      ; no                       ; no            ; no             ; no              ; no            ; no            ; no            ; no         ; LVTTL/LVCMOS ;
; data_inout[3] ; 20    ;  D  ; --   ; 2       ; no     ; no           ; no                      ; no                       ; no            ; no             ; no              ; no            ; no            ; no            ; no         ; LVTTL/LVCMOS ;
; data_inout[2] ; 19    ;  D  ; --   ; 2       ; no     ; no           ; no                      ; no                       ; no            ; no             ; no              ; no            ; no            ; no            ; no         ; LVTTL/LVCMOS ;
; data_inout[7] ; 26    ;  E  ; --   ; 2       ; no     ; no           ; no                      ; no                       ; no            ; no             ; no              ; no            ; no            ; no            ; no         ; LVTTL/LVCMOS ;
+---------------+-------+-----+------+---------+--------+--------------+-------------------------+--------------------------+---------------+----------------+-----------------+---------------+---------------+---------------+------------+--------------+


+---------------------------------------+
; All Package Pins                      ;
+-------+----------------+--------------+
; Pin # ; Usage          ; I/O Standard ;
+-------+----------------+--------------+
; 1     ; #TCK           ;              ;
; 2     ; ^CONF_DONE     ;              ;
; 3     ; ^nCEO          ;              ;
; 4     ; #TDO           ;              ;
; 5     ; VCC_IO         ;              ;
; 6     ; VCC_INT        ;              ;
; 7     ; RESERVED_INPUT ;              ;
; 8     ; ale_in         ; LVTTL/LVCMOS ;
; 9     ; addr_in[0]     ; LVTTL/LVCMOS ;
; 10    ; addr_in[1]     ; LVTTL/LVCMOS ;
; 11    ; RESERVED_INPUT ;              ;
; 12    ; addr_in[2]     ; LVTTL/LVCMOS ;
; 13    ; addr_in[10]    ; LVTTL/LVCMOS ;
; 14    ; ~INIT_DONE~    ; LVTTL/LVCMOS ;
; 15    ; GND_IO         ;              ;
; 16    ; GND_INT        ;              ;
; 17    ; data_inout[0]  ; LVTTL/LVCMOS ;
; 18    ; data_inout[1]  ; LVTTL/LVCMOS ;
; 19    ; data_inout[2]  ; LVTTL/LVCMOS ;
; 20    ; data_inout[3]  ; LVTTL/LVCMOS ;
; 21    ; data_inout[4]  ; LVTTL/LVCMOS ;
; 22    ; data_inout[5]  ; LVTTL/LVCMOS ;
; 23    ; data_inout[6]  ; LVTTL/LVCMOS ;
; 24    ; VCC_IO         ;              ;
; 25    ; VCC_INT        ;              ;
; 26    ; data_inout[7]  ; LVTTL/LVCMOS ;
; 27    ; ram_cs_out     ; LVTTL/LVCMOS ;
; 28    ; addr_in[15]    ; LVTTL/LVCMOS ;
; 29    ; read_in        ; LVTTL/LVCMOS ;
; 30    ; addr_in[11]    ; LVTTL/LVCMOS ;
; 31    ; addr_in[9]     ; LVTTL/LVCMOS ;
; 32    ; addr_in[8]     ; LVTTL/LVCMOS ;
; 33    ; addr_in[13]    ; LVTTL/LVCMOS ;
; 34    ; #TMS           ;              ;
; 35    ; ^nSTATUS       ;              ;
; 36    ; write_in       ; LVTTL/LVCMOS ;
; 37    ; addr_in[3]     ; LVTTL/LVCMOS ;
; 38    ; addr_in[4]     ; LVTTL/LVCMOS ;
; 39    ; addr_in[5]     ; LVTTL/LVCMOS ;
; 40    ; GND_IO         ;              ;
; 41    ; addr_in[6]     ; LVTTL/LVCMOS ;
; 42    ; addr_in[7]     ; LVTTL/LVCMOS ;
; 43    ; addr_in[12]    ; LVTTL/LVCMOS ;
; 44    ; addr_in[14]    ; LVTTL/LVCMOS ;
; 45    ; VCC_IO         ;              ;
; 46    ; led_out        ; LVTTL/LVCMOS ;
; 47    ; RESERVED_INPUT ;              ;
; 48    ; RESERVED_INPUT ;              ;
; 49    ; RESERVED_INPUT ;              ;
; 50    ; GND_IO         ;              ;
; 51    ; RESERVED_INPUT ;              ;
; 52    ; VCC_INT        ;              ;
; 53    ; VCC_INT        ;              ;
; 54    ; GND+           ;              ;
; 55    ; clk_input      ; LVTTL/LVCMOS ;
; 56    ; GND+           ;              ;
; 57    ; GND_INT        ;              ;
; 58    ; GND_INT        ;              ;
; 59    ; RESERVED_INPUT ;              ;
; 60    ; RESERVED_INPUT ;              ;
; 61    ; VCC_IO         ;              ;
; 62    ; RESERVED_INPUT ;              ;
; 63    ; RESERVED_INPUT ;              ;
; 64    ; RESERVED_INPUT ;              ;
; 65    ; RESERVED_INPUT ;              ;
; 66    ; GND_IO         ;              ;
; 67    ; clr1_in        ; LVTTL/LVCMOS ;
; 68    ; clr0_in        ; LVTTL/LVCMOS ;
; 69    ; ledsl_out[3]   ; LVTTL/LVCMOS ;
; 70    ; ledsl_out[2]   ; LVTTL/LVCMOS ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -