虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

xilinx <b>ISE</b>设计开发套件

  • FPGA中双向端口I/O的设计

    :针对现场可编程门阵列(FPGA)芯片的特点,研究FPGA中双向端口I/O的设计,同时给出仿真初始化双向端口I/O的方法。采用这种双向端口的设计方法,选用Xilinx的Spartan2E芯片设计一个多通道图像信号处理系统。

    标签: FPGA 双向端口

    上传时间: 2013-08-17

    上传用户:xiaoyunyun

  • 微电脑型数学演算式双输出隔离传送器

    特点(FEATURES) 精确度0.1%满刻度 (Accuracy 0.1%F.S.) 可作各式数学演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A| (Math functioA+B/A-B/AxB/A/B/A&B(Hi&Lo)/|A|/etc.....) 16 BIT 类比输出功能(16 bit DAC isolating analog output function) 输入/输出1/输出2绝缘耐压2仟伏特/1分钟(Dielectric strength 2KVac/1min. (input/output1/output2/power)) 宽范围交直流两用电源设计(Wide input range for auxiliary power) 尺寸小,稳定性高(Dimension small and High stability)

    标签: 微电脑 数学演算 输出 隔离传送器

    上传时间: 2013-11-24

    上传用户:541657925

  • Power/Vac VB2型12kV户内高压真空断路器

    功能、性能、特点 采用电磁场优化分布的设计原理,使局部放电和局部过热最小。 小型化、高功能的真空灭弧室利用纵向旋转磁场灭弧原理, 有效地保证了截流值小于3A,  使开断性能极为稳定。 弹簧储能机构采用模块化设计,一件多用,使机构主件分布合理,结构简单,性能稳定。 绝缘性能优越可靠,顺利通过了凝露试验,适合在最恶劣的环境条件下运行,并具有比IEC和GB标准要求更高的爬电距离和电气间隙。 接地方式可靠,确保了断路器从工作位置到试验位置接地的连续性。

    标签: Power Vac VB2 12

    上传时间: 2013-12-28

    上传用户:ommshaggar

  • 飞思卡尔MC9S08AW60 最小系统设计与实现

    飞思卡尔MC9S08AW60是一款高性能的微控制器遥评估板包含最小系统,写入调试接口,串行通信接口与扩展板连接的扩展插口介绍最小系统的硬件设计及软 件调试并给出软件程序设计思想主体流程  

    标签: MC9 S08 MC 9S

    上传时间: 2013-12-24

    上传用户:hasan2015

  • 怎样写testbench-xilinx

    怎样写testbench-xilinx  在ISE 环境中, 当前资源操作窗显示了资源管理窗口中选中的资源文件能进行的相关操作。在资源管理窗口选中了 testbench 文件后,在当前资源操作窗显示的 ModelSim Simulator 中显示了4种能进行的模拟操作,分别是:Simulator Behavioral Model(功能仿真)、Simulator Post-translate VHDL Model(翻译后仿真)、Simulator Post-Map VHDL Model(映射后仿真)、Simulator Post-Place & Route VHDL Model(布局布线后仿真) 。如

    标签: testbench-xilinx

    上传时间: 2013-11-14

    上传用户:467368609

  • 基于FPGA的多路高速串并转换器设计

    高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISERDES 设计的多路串并转换器可以实现800 Mbit/ s 输入信号的串并转换,并且减少了设计复杂度,缩短了开发周期,能满足设计要求。关键词:串并转换;现场可编程逻辑阵列;Xilinx ; ISERDES

    标签: FPGA 多路 串并转换

    上传时间: 2013-11-03

    上传用户:王小奇

  • 程序设计基础知识

    C程序设计,课件

    标签: 程序设计 基础知识

    上传时间: 2014-12-31

    上传用户:zjf3110

  • 基于FPGA的多路高速串并转换器设计

    高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISERDES 设计的多路串并转换器可以实现800 Mbit/ s 输入信号的串并转换,并且减少了设计复杂度,缩短了开发周期,能满足设计要求。关键词:串并转换;现场可编程逻辑阵列;Xilinx ; ISERDES

    标签: FPGA 多路 串并转换

    上传时间: 2013-11-17

    上传用户:hxy200501

  • 本文以制作一个《论坛》为例

    本文以制作一个《论坛》为例,简单地介绍了delphi 2005 的B/S程序设计方法。数据库:SQL 2000,编程:delphi 2005 ARCHITECT

    标签: 论坛

    上传时间: 2013-12-10

    上传用户:皇族传媒

  • 可编程器件大厂Xilinx提供的高速多状态编码8b_10b编码器

    可编程器件大厂Xilinx提供的高速多状态编码8b_10b编码器,可直接使用在Xilinx公司器件的设计上

    标签: Xilinx 10 可编程器件 状态

    上传时间: 2013-12-27

    上传用户:2404