虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

sdram

同步动态随机存取内存(synchronousdynamicrandom-accessmemory,简称sdram)是有一个同步接口的动态随机存取内存(DRAM)。通常DRAM是有一个异步接口的,这样它可以随时响应控制输入的变化。而sdram有一个同步接口,在响应控制输入前会等待一个时钟信号,这样就能和计算机的系统总线同步。时钟被用来驱动一个有限状态机,对进入的指令进行管线(Pipeline)操作。这使得sdram与没有同步接口的异步DRAM(asynchronousdram)相比,可以有一个更复杂的操作模式。
  • sdram控制器的VHDL代码在FGPA中的综合与实现

    sdram控制器的VHDL代码在FGPA中的综合与实现

    标签: sdram FGPA VHDL 控制器

    上传时间: 2013-12-01

    上传用户:shinesyh

  • 基于TI5402的硬件设计系统,包括常用的AD.电源,sdram.FLASH.设计.

    基于TI5402的硬件设计系统,包括常用的AD.电源,sdram.FLASH.设计.

    标签: sdram FLASH 5402 TI

    上传时间: 2014-01-21

    上传用户:003030

  • 基于FPGA的sdram控制器Verilog代码

    基于FPGA的sdram控制器Verilog代码,开发环境为Quartus6.1,控制sdram实现对同一片地址先写后读。

    标签: Verilog sdram FPGA 控制器

    上传时间: 2013-12-20

    上传用户:xieguodong1234

  • VHDL的sdram控制代码

    这是我的基于VHDL的sdram源代码,是用VHDL语言编写的程序

    标签: VHDL sdram

    上传时间: 2015-03-31

    上传用户:georgejong

  • 镁光sdram的模型及测试代码(verilog)

    镁光用Verilog 编写的sdram的模型及测试代码,可以在没有开发板的情况下练习sdram的操作

    标签: verilog sdram 镁光 模型 测试代码

    上传时间: 2016-06-03

    上传用户:灵泉阁主

  • sdram相位角计算

    sdram相位角计算,操作记录详细,适合新手入门。

    标签: sdram 相位 计算

    上传时间: 2018-10-24

    上传用户:502196756

  • ml505开发板驱动200Mhz的sdram

    xilinx的ml505开发板驱动sdram例程

    标签: sdram 505 200 Mhz ml 开发板 驱动

    上传时间: 2019-08-27

    上传用户:蒙奇D小鬼

  • 基于FPGA的sdram控制器的设计与实现简介

    该文档为基于FPGA的sdram控制器的设计与实现简介文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………

    标签: fpga sdram 控制器

    上传时间: 2021-11-23

    上传用户:

  • JESD79-3C_DDR3 sdram

    JESD79-3C_DDR3 sdram,DDR3最新规范

    标签: jesd79 sdram

    上传时间: 2021-11-29

    上传用户:aben

  • 基于FPGA设计的sdram读写测试实验Verilog逻辑源码Quartus工程文件+文档说明 DR

    基于FPGA设计的sdram读写测试实验Verilog逻辑源码Quartus工程文件+文档说明,DRAM选用海力士公司的 HY57V2562 型号,容量为的 256Mbit,采用了 54 引脚的TSOP 封装, 数据宽度都为 16 位, 工作电压为 3.3V,并丏采用同步接口方式所有的信号都是时钟信号。FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。timescale 1ps/1psmodule top(input                        clk,input                        rst_n,output[1:0]                  led,output                       sdram_clk,     //sdram clockoutput                       sdram_cke,     //sdram clock enableoutput                       sdram_cs_n,    //sdram chip selectoutput                       sdram_we_n,    //sdram write enableoutput                       sdram_cas_n,   //sdram column address strobeoutput                       sdram_ras_n,   //sdram row address strobeoutput[1:0]                  sdram_dqm,     //sdram data enable output[1:0]                  sdram_ba,      //sdram bank addressoutput[12:0]                 sdram_addr,    //sdram addressinout[15:0]                  sdram_dq       //sdram data);parameter MEM_DATA_BITS          = 16  ;        //external memory user interface data widthparameter ADDR_BITS              = 24  ;        //external memory user interface address widthparameter BUSRT_BITS             = 10  ;        //external memory user interface burst widthparameter BURST_SIZE             = 128 ;        //burst sizewire                             wr_burst_data_req;       // from external memory controller,write data request ,before data 1 clockwire                             wr_burst_finish;         // from external memory controller,burst write finish

    标签: fpga sdram verilog quartus

    上传时间: 2021-12-18

    上传用户: