虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

ic设计流程

  • 千兆以太网SOPC系统的实现

    网络正在成为当今社会通用通信的骨干力量,现代化的设备迫切需要解决如何简洁高速的接入问题。涉及了基于FPGA 的嵌入式技术。简要介绍了使用Xilinx 的EDK 和ISE 等工具的设计流程和设计实现支持TCP/ IP 协议的10M/ 100M/ 1000M以太网SOPC 系统的工程实例,并对涉及的关键技术进行了说明,列出了实物系统的指标测试结果。关键词 FPGA;EDK;SOPC;嵌入式开发;EMAC;PowePc

    标签: SOPC 千兆以太网

    上传时间: 2013-11-16

    上传用户:66666

  • 基于LEON3的SoC平台搭建与流水灯控制验证

    随着芯片设计技术的快速发展,基于SoC的开发平台已成为IC设计业界的热点,对SoC应用设计平台需求越来越多,同时对其性能要求也越来越高。因此本文提出了一种基于LEON3的精简的,灵活的,高性能的硬件平台的搭建方案,通过介绍基于32位的开源LEON3处理器,并将其与其他开源处理器比较,讨论了LEON3在开源,配置灵活以及强大的功能等方面的优势,最后通过在LEON3平台运行流水灯程序,验证了平台的可行性,达到预期效果。

    标签: LEON3 SoC 流水灯 控制

    上传时间: 2013-11-18

    上传用户:gundamwzc

  • Cadence SPB16.3 速成教材--龙治铭

    Cadence SPB16.3 速成教材--龙治铭,系统介绍了整个设计流程,从原理图到PCB。

    标签: Cadence 16.3 SPB 教材

    上传时间: 2013-10-14

    上传用户:qwe1234

  • Altera ModelSim 6.5仿真入门教程

        Altera ModelSim 6.5仿真入门教程,需要的可自行下载。   平台   软件:ModelSim-Altera 6.5e (Quartus II 10.0) Starter Edition   内容   1 设计流程   使用ModelSim仿真的基本流程为:         图1.1 使用 ModelSim仿真的基本流程   2 开始   2.1 新建工程   打开ModelSim后,其画面如图2.1所示。

    标签: ModelSim Altera 6.5 仿真

    上传时间: 2014-12-31

    上传用户:niumeng16

  • NI Multisim和NI Ultiboard评估软件(专业版)

    Multisim可用于原理图输入、SPICE仿真、和电路设计,无需SPICE专业知识,即可通过仿真来减少设计流程前期的原型反复。Multisim可识别错误、验证设计,以及更快地原型。此外,Multisim原理图可无缝转换到NI Ultiboard中完成PCB设计。评估版软件不能打印图表以及导出最终Gerber文件。更多信息请访问ni.com/multisim/zhs/。

    标签: Ultiboard Multisim NI 评估软件

    上传时间: 2013-10-29

    上传用户:micheal158235

  • ISE13.4 design flow

    赛灵思设计流程

    标签: design 13.4 flow ISE

    上传时间: 2013-11-10

    上传用户:qwe1234

  • Xilinx FPGA集成电路的动态老化试验

      3 FPGA设计流程   完整的FPGA 设计流程包括逻辑电路设计输入、功能仿真、综合及时序分析、实现、加载配置、调试。FPGA 配置就是将特定的应用程序设计按FPGA设计流程转化为数据位流加载到FPGA 的内部存储器中,实现特定逻辑功能的过程。由于FPGA 电路的内部存储器都是基于RAM 工艺的,所以当FPGA电路电源掉电后,内部存储器中已加载的位流数据将随之丢失。所以,通常将设计完成的FPGA 位流数据存于外部存储器中,每次上电自动进行FPGA电路配置加载。   4 FPGA配置原理    以Xilinx公司的Qpro Virtex Hi-Rel系列XQV100电路为例,FPGA的配置模式有四种方案可选择:MasterSerial Mode,Slave Serial Mode,Master selectMAPMode,Slave selectMAP Mode。配置是通过芯片上的一组专/ 复用引脚信号完成的,主要配置功能信号如下:   (1)M0、M1、M2:下载配置模式选择;   (2)CLK:配置时钟信号;   (3)DONE:显示配置状态、控制器件启动;

    标签: Xilinx FPGA 集成电路 动态老化

    上传时间: 2013-11-18

    上传用户:oojj

  • pads提高高速设计流程

    绝对的管用

    标签: pads 高速设计 流程

    上传时间: 2013-10-29

    上传用户:kelimu

  • Cadence SPB16.3 速成教材--龙治铭

    Cadence SPB16.3 速成教材--龙治铭,系统介绍了整个设计流程,从原理图到PCB。

    标签: Cadence 16.3 SPB 教材

    上传时间: 2013-11-16

    上传用户:fandeshun

  • WP370 -采用智能时钟门控技术降低动态开关功耗

        赛灵思推出业界首款自动化精细粒度时钟门控解决方案,该解决方案可将 Virtex®-6 和 Spartan®-6 FPGA 设计方案的动态功耗降低高达 30%。赛灵思智能时钟门控优化可自动应用于整个设计,既无需在设计流程中添加更多新的工具或步骤,又不会改变现有逻辑或时钟,从而避免设计修改。此外,在大多数情况下,该解决方案都能保留时序结果。

    标签: 370 WP 智能时钟 动态

    上传时间: 2015-01-02

    上传用户:wutong