门铃的VHDL程序,根据eda教材实验要求所编写
标签: VHDL 程序
上传时间: 2013-12-03
上传用户:jqy_china
verilog语言实现的数字钟,各种定时闹钟功能类似真实的表~利用eda实验平台实现~~
标签: verilog 语言 数字
上传时间: 2014-06-21
上传用户:plsee
8051内核的verilog描述,对学习eda和处理器设计很有用的资料。
标签: verilog 8051 内核
上传时间: 2017-04-02
上传用户:Yukiseop
实现7人表决功能,为eda的学习有帮助,欢迎下载验证
标签:
上传时间: 2014-01-02
上传用户:lanjisu111
数字频率计是一种用来测试周期性变化信号工作频率的装置。其原理是在规定的单位时间(闸门时间)内,记录输入的脉冲的个数。我们可以通过改变记录脉冲的闸门时间来切换测频量程。本文利用eda技术中的Max+plusⅡ作为开发工具,设计了基于FPGA的8位十进制频率计,并下载到在系统可编程实验板的EPF10K20TC144-4器件中测试实现了其功能。
标签: 数字频率计 周期 变化 信号
上传时间: 2013-12-31
上传用户:1079836864
设计并调试好一个16*16 LED点阵组成的彩灯图案,要求一种花案模式一直循环,最后用EL-eda-V型eda实验开发系统进行硬件验证。 图案:实现16*16点阵的16行同时从上往下依次点亮,全亮后16行又同时从下往上依次熄灭;
标签: 16 LED 调试 点阵
上传用户:sxdtlqqjl
VHDL的课件,其中包含了丰富的VHDL设计实例,是一个很好的eda学习教程。
标签: VHDL
上传时间: 2017-06-19
上传用户:569342831
在对三种测频方法进行分析的基础上,介绍了基于eda技术的等精度测频原理。给出采用AT89C51实现控制并通过FPGA来设计多功能等精度数字频率计的具体方法。该频率计可以兼顾频率计对速度、资源和测频精度等各方面的优化需求。
标签: 测频 分
上传时间: 2013-12-27
上传用户:咔乐坞
计数器和译码器的程序,基于eda的VHDL语言
标签: 计数器 程序 译码器
上传时间: 2014-01-18
上传用户:csgcd001
eda100B-III实验指导书,里面含有eda的实验说明介绍
标签: B-III eda 100 实验指导书
上传用户:rocketrevenge