虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

ddr控制器

  • 支持PCI Express的4Gbps光纤通道控制器

    PCIe规范,光纤通道控制器

    标签: Express 4Gbps PCI 光纤通道

    上传时间: 2013-10-21

    上传用户:ppeyou

  • HDLC协议RS485总线控制器的FPGA实现

    介绍了HDLC协议RS485总线控制器的FPGA实现

    标签: HDLC FPGA 485 RS

    上传时间: 2013-10-18

    上传用户:zhengjian

  • XAPP806 -决定DDR反馈时钟的最佳DCM相移

    This application note describes how to build a system that can be used for determining theoptimal phase shift for a Double Data Rate (DDR) memory feedback clock. In this system, theDDR memory is controlled by a controller that attaches to either the OPB or PLB and is used inan embedded microprocessor application. This reference system also uses a DCM that isconfigured so that the phase of its output clock can be changed while the system is running anda GPIO core that controls that phase shift. The GPIO output is controlled by a softwareapplication that can be run on a PowerPC® 405 or Microblaze™ microprocessor.

    标签: XAPP 806 DDR DCM

    上传时间: 2014-11-26

    上传用户:erkuizhang

  • XAPP708 -133MHz PCI-X到128MB DDR小型DIMM存储器桥

      The Virtex-4 features, such as the programmable IDELAY and built-in FIFO support, simplifythe bridging of a high-speed, PCI-X core to large amounts of DDR-SDRAM memory. Onechallenge is meeting the PCI-X target initial latency specification. PCI-X Protocol Addendum tothe PCI Local Bus Specification Revision 2.0a ([Ref 6]) dictates that when a target signals adata transfer, "the target must do so within 16 clocks of the assertion of FRAME#." PCItermination transactions, such as Split Response/Complete, are commonly used to meet thelatency specifications. This method adds complexity to the design, as well as additional systemlatency. Another solution is to increase the ratio of the memory frequency to the PCI-X busfrequency. However, this solution increases the required power and clock resource usage.

    标签: PCI-X XAPP DIMM 708

    上传时间: 2013-11-24

    上传用户:18707733937

  • XAPP058 -利用嵌入式微控制器实现Xilinx系统编程

      Xilinx 高性能 CPLD、FPGA 和配置 PROM 系列具备在系统可编程性、可靠的引脚锁定以及JTAG 边界扫描测试功能。此强大的功能组合允许设计人员在进行重大更改时,仍能保留原始的器件引脚,从而避免重组 PC 板。通过利用嵌入式控制器从板载 RAM 或 EPROM 对这些CPLD 和 FPGA 编程,设计人员可轻松升级、修改和测试设计,即使在现场也是如此。

    标签: Xilinx XAPP 058 嵌入式

    上传时间: 2013-11-03

    上传用户:dongbaobao

  • 可编程序控制器在电气控制系统改造中的应用

    介绍了,JB-30B型冲击试验机的工作原理,并运用西门子S7-200小型可编程序控制器(012)代替冲击试验机的继电接触控制系统,实现对原电器系统的改造。[关键词]PLC;电气控制系统;改造

    标签: 可编程序控制器 中的应用 电气控制系统

    上传时间: 2013-10-23

    上传用户:yuchunhai1990

  • 基于ARM和CPLD的高速运动控制器的开发和应用

    目前运动控制主要有两种实现方式,一是使用PLC加运动控制模块来实现:二是使用PC加运动控制卡来实现。两者各有优缺点,但两者有以下共同的缺点:一是由于它们儿乎都是采用通用微控制器(MCU和DSP)来实现电机控制,由于受CPU速度的限制,以及CPU的多个进程同时处理

    标签: CPLD ARM 运动控制器

    上传时间: 2013-10-08

    上传用户:爱死爱死

  • 基于FPGA的K9F4G08Flash控制器设计

    设计了一种能使FPGA的主状态机直接管理Flash的控制器,该控制器具有自己的指令集和中断管理方式。用户可以根据FPGA的系统时钟对控制器进行操作,无需关心Flash对指令和数据的时序要求。控制器建立了自己的坏块管理机制,合并了一些Flash的常用关联指令,方便了用户对FPGA主状态机的设计。

    标签: Flash FPGA G08 9F

    上传时间: 2013-10-28

    上传用户:wangzhen1990

  • FX2N可编程序控制器

    教学提示:FX2N系列可编程控制器是日本三菱公司小型PLC的代表产品之一。本章主要介绍FX2N系列可编程控制器的系统特点、型号说明、技术指标、硬件配置及其等效元件等基本内容,是学习FX2N系列PLC的基础 教学要求: 学习、使用可编程控制器首先要熟悉可编程控制器的基本配置情况,例如PLC的技术指标、各单元的功能、输入输出点数、编程器及其他外部设备的使用等内容。要熟练使用可编程控制器必须牢牢掌握两个重要基本内容——等效元件及编程指令。本章详细介绍了FX2N系列可编程控制器的内部等效元件,这部分内容应熟练掌握,尤其是各等效元件的功能、使用方法及编号范围应重点掌握 3.1 FX2N的系统特点及配置 3.1.1 FX2N的技术特点 3.1.2 FX2N的型号说明 3.1.3 FX2N系统的硬件配置3.2 FX2N的编程等效元件3.3 FX2N的技术指标

    标签: FX2N 可编程序控制器

    上传时间: 2013-11-25

    上传用户:liuchee

  • 可编程序控制器原理与应用

    教学提示:可编程序控制器(Programmable Logic Controller,简称PLC)是以微处理器为核心,综合计算机技术、自动控制技术和通信技术发展起来的一种新型工业自动控制装置。随着大规模、超大规模集成电路技术和数字通信技术的进步和发展,PLC技术不断提高,在工业生产中获得极其广泛的应用。教学要求:本章让学生了解PLC及其控制系统的基本知识,重点了解PLC的技术特点、类型以及发展概况。第一章 可编程序控制器概论1.1  PLC的定义及特点1.1.1 PLC的产生及定义1.1.2 PLC的特点1.1.3 PLC的分类1.2 PLC的发展趋势

    标签: 可编程序控制器

    上传时间: 2013-10-28

    上传用户:bnfm