小型封装的单通道可调电压监视器 ,最低电压500mV
标签: 电压监测
上传时间: 2021-12-08
上传用户:
软件开发人员必备工具书,,目录如下Welcome to Software Construction [1]1.1 What Is Software Construction?1.2 Why Is Software Construction Important?1.3 How to Read This Book......7.1 Valid Reasons to Create a Routine7.2 Design at the Routine Level7.3 Good Routine Names7.4 How Long Can a Routine Be?7.5 How to Use Routine Parameters7.6 Special Considerations in the Use of Functions7.7 Macro Routines and Inline RoutinesDefensive Programming [5.6 + new material]8.1 Protecting Your Program From Invalid Inputs8.2 Assertions8.3 Error Handling Techniques8.4 Exceptions8.5 Barricade Your Program to Contain the Damage Caused by Errors8.6 Debugging Aids8.7 Determining How Much Defensive Programming to Leave in Production Code8.8 Being Defensive About Defensive ProgrammingThe Pseudocode Programming Process [4+new material]9.1 Summary of Steps in Building Classes and Routines9.2 Pseudocode for Pros9.3 Constructing Routines Using the PPP9.4 Alternatives to the PPP......
上传时间: 2021-12-08
上传用户:20125101110
提出了一种基于超前角控制的永磁同步电动机弱磁增速的方法, 着重介绍了此方法在轴直联式变频洗衣机中的应用和算法实践, 并提供了系统硬件组成和软件编程设计思路。
标签: 永磁同步电机
上传时间: 2021-12-12
上传用户:
提出一种永磁同步电机新的宽范围弱磁控制策略,根据电机在不同转速段运行时的转矩特性,考虑逆变器的输出电压能力及电机的电流约束条件,以输出最大转矩为目标,分析得出全速范围内的电流矢量控制算法。该方法将全速段分为四个运行区间,可实现恒转矩运行与弱磁控制的快速平滑过渡,使系统在额定转速以下具有恒转矩输出,在高速运行时实现恒功率特性。仿真及实验结果表明,提出的方法可有效拓宽电机的转速运行范围,具有较快的动态响应性能。
标签: 永磁同步电机
上传时间: 2021-12-12
上传用户:
提出了一种励磁回路变磁阻的可控磁通的弱磁新方法。特殊转子结构能够跟随转速变化调整励磁回路磁阻,从而调节永磁体提供的有效磁通,以达到气隙磁场减弱的目的。文中介绍了新转子结构永磁同步电机的弱磁机理。分析了永磁体的受力,给出了确定弱磁扩速范围。通过电磁计算软件对该新型转子结构的永磁同步电机进行的有限元仿真分析证明了实现弱磁的有效性和可行性。
标签: 永磁同步电机
上传时间: 2021-12-12
上传用户:默默
FPGA读取OV5640摄像头数据并通过VGA或LCD屏显示输出的Verilog逻辑源码Quartus工程文件+文档说明,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input clk, input rst_n, output cmos_scl, //cmos i2c clock inout cmos_sda, //cmos i2c data input cmos_vsync, //cmos vsync input cmos_href, //cmos hsync refrence,data valid input cmos_pclk, //cmos pxiel clock output cmos_xclk, //cmos externl clock input [7:0] cmos_db, //cmos data output cmos_rst_n, //cmos reset output cmos_pwdn, //cmos power down output vga_out_hs, //vga horizontal synchronization output vga_out_vs, //vga vertical synchronization output[4:0] vga_out_r, //vga red output[5:0] vga_out_g, //vga green output[4:0] vga_out_b, //vga blue output sdram_clk, //sdram clock output sdram_cke, //sdram clock enable output sdram_cs_n, //sdram chip select output sdram_we_n, //sdram write enable output sdram_cas_n, //sdram column address strobe output sdram_ras_n, //sdram row address strobe output[1:0] sdram_dqm, //sdram data enable output[1:0] sdram_ba, //sdram bank address output[12:0] sdram_addr, //sdram address inout[15:0] sdram_dq //sdram data);
上传时间: 2021-12-18
上传用户:
基于FPGA设计的sdram读写测试实验Verilog逻辑源码Quartus工程文件+文档说明,DRAM选用海力士公司的 HY57V2562 型号,容量为的 256Mbit,采用了 54 引脚的TSOP 封装, 数据宽度都为 16 位, 工作电压为 3.3V,并丏采用同步接口方式所有的信号都是时钟信号。FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。timescale 1ps/1psmodule top(input clk,input rst_n,output[1:0] led,output sdram_clk, //sdram clockoutput sdram_cke, //sdram clock enableoutput sdram_cs_n, //sdram chip selectoutput sdram_we_n, //sdram write enableoutput sdram_cas_n, //sdram column address strobeoutput sdram_ras_n, //sdram row address strobeoutput[1:0] sdram_dqm, //sdram data enable output[1:0] sdram_ba, //sdram bank addressoutput[12:0] sdram_addr, //sdram addressinout[15:0] sdram_dq //sdram data);parameter MEM_DATA_BITS = 16 ; //external memory user interface data widthparameter ADDR_BITS = 24 ; //external memory user interface address widthparameter BUSRT_BITS = 10 ; //external memory user interface burst widthparameter BURST_SIZE = 128 ; //burst sizewire wr_burst_data_req; // from external memory controller,write data request ,before data 1 clockwire wr_burst_finish; // from external memory controller,burst write finish
标签: fpga sdram verilog quartus
上传时间: 2021-12-18
上传用户:
Util para programar en plc SIEMENS enlazado con FactoryI/OFactory I/O es un software para automatización en tiempo real donde se puede construir y simular sistemas industriales y utilizarlos con las tecnologías de automatización más comunes. Esta simulación es totalmente interactiva e incluye gráficos de alta calidad y sonido, proporcionando un entorno realista industrial.Factory I/O utiliza una tecnología innovadora que permite una creación fácil y rápida de los sistemas industriales en 3D con solo arrastrar y soltar. Cualquiera de los sistemas construidos se pueden controlar en tiempo real mediante la conexión de Factory I/O y equipos externos como PLC´s, microcontroladores, FPGA, etc.Factory I/O es una valiosa herramienta de enseñanza para la formación de futuros técnicos e ingenieros en varios programas y cursos tales como automatización industrial, Mecatrónica, Ingeniería Eléctrica, Ingeniería Mecánica, Instrumentación y muchos más.Plantillas para Tia PortalTenga en cuenta que debe utilizar un proyecto de plantilla de TIA Portal al conectarse a S7-PLCSIM v13-16. La E / S de Factory IO no podrá comunicarse con S7-PLCSIM de lo contrario.
上传时间: 2022-01-30
上传用户:
设计了基于 ARM 的闭环 PID 恒温控制系统。 系统以 S5PV210 微处理器为核心构建嵌入式硬件平台,并在软件平台上实现温度采集、数据处理、 PID 恒温控制、数据显示与传输等功能。实验涉及多种通信协议( SPI、串口、 TCP/IP 等)、脉宽调制 PID 控制算法、基于 Linux API 的网络编程等。该实验属于嵌入式系统设计开发,旨在让学生对嵌入式系统课程有深刻的认识,熟悉嵌入式项目的开发及调试过程,理解闭环 PID控制的原理及实现方法。该实验包含嵌入式设计的硬件驱动、软件开发、通信协议等多方面内容,综合性强,可作为研究生电子设计竞赛的实训实验。
上传时间: 2022-01-30
上传用户:
The SI2302 uses advanced trench technology to provide excellent RDS(ON), low gate charge andoperation with gate voltages as low as 2.5V. This device is suitable for use as a Battery protection orin other Switching application
标签: si2302
上传时间: 2022-02-11
上传用户: