虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

altium designer设置<b>差分</b>线

  • it s reference book for vhdl who guys want to do program in the embedded systems using altium design

    it s reference book for vhdl who guys want to do program in the embedded systems using altium designer + nanoboard .

    标签: reference embedded program systems

    上传时间: 2013-12-05

    上传用户:Altman

  • 初至走时(有限差分解程函方程)

    用有限差分法求解程函方程,计算每个点的初至走时。

    标签: 地震处理

    上传时间: 2015-04-21

    上传用户:小关cccc

  • 高速 CAN 隔离收发器CTM1050

    CTM1050 是一款带隔离的高速 CAN 收发 器芯片, 该芯片内部集成了所有必需的 CAN 隔离及 CAN 收、 发器件, 这些都被集成在不 到 3 平方厘米的芯片上。芯片的主要功能是 将 CAN 控制器的逻辑电平转换为 CAN 总 线的差分电平并且具有 DC 2500V 的隔离 功能及 ESD 保护作用。

    标签: 1050 CAN CTM 隔离 收发器

    上传时间: 2016-10-20

    上传用户:oyjwle

  • USB 2.0 板载设计及布线指南

    在 USB 设计中,时钟频率提供了主要的信号源。USB 差分 DP/DM 对可工作于 480Mbps的高速模式,系统时钟可工作于 12 MHz、48 MHz 及 60 MHz。由于 USB 电缆扮演了单极天线的角色,因此必须小心设计以防止 RF 电流耦合至缆线上。

    标签: USB 2.0 布线

    上传时间: 2017-05-21

    上传用户:ternel

  • Altium+designer+PCB画板速成教材

    Altium_Designer_Summer_09从入门到精通,帮助你更快掌握altium。

    标签: designer Altium PCB 教材

    上传时间: 2018-07-02

    上传用户:Winning001

  • AD9854中文资料

    ·300M内部时钟频率 ·可进行频移键控(FSK),二元相移键控(BPSK),相移键控(PSK),脉冲调频(CHIRP),振幅调制(AM)操作 ·正交的双通道12位D/A转换器 ·超高速比较器,3皮秒有效抖动偏差 ·外部动态特性: 80 dB无杂散动态范围(SFDR)@ 100 MHz (±1 MHz) AOUT ·4倍到20倍可编程基准时钟乘法器 ·两个48位可编程频率寄存器 ·两个14位可编程相位补偿寄存器 ·12位振幅调制和可编程的通断整形键控功能 ·单引脚FSK和BPSK数据输入接口 ·PSK功能可由I/O接口实现 ·具有线性和非线性的脉冲调频(FM CHIRP)功能,带有引脚可控暂停功能 ·具有过渡FSK功能 ·在时钟发生器模式下,有小于25 ps RMS抖动偏差 ·可自动进行双向频率扫描 ·能够对信号进行sin(x)/x校正 ·简易的控制接口:  可配置为10MHZ串行接口,2线或3线SPI兼容接口或100MHZ 8位并行可编程接口 ·3.3V单电源供电 ·具有多路低功耗功能 ·单输入或差分输入时钟 ·小型80脚LQFP 封装

    标签: 9854 AD

    上传时间: 2019-08-06

    上传用户:fuxy

  • AD10原理图绘制

    ⒈ Altium Designer 10原理图编辑器的使用,创建原理图文件并设置绘图环境 ⒉ 加载需要的元器件库 ⒊ 在原理图中放置图形与电气对象(主要是元器件) ⒋ 将原理图中的元器件合理布局并进行电气连接 ⒌ 检查并修改原理图中的错误 ⒍ 保存设计文档并形成相关报表

    标签: AD 10 原理图绘制

    上传时间: 2019-09-08

    上传用户:starsword2

  • altium designer 3D模型教程

    Alitium Designer 3D封装的建立

    标签: designer altium 3D模型 教程

    上传时间: 2019-10-16

    上传用户:zhjyuanji

  • AD7790 ADC芯片数据手册中文版

    AD7790是一款适合低频测量应用的低功耗、完整模拟前端,内置一个低噪声16位Σ-Δ型ADC,一路差分输入可配置为缓冲或无缓冲模式,此外还有一个增益可设置为1、2、 4或8的数字PGA。该器件采用内部时钟工作,因此,用户不必为其提供时钟源。器件的输出数据速率可通过软件编程设置,可在9.5 Hz至120 Hz的范围内变化,更新速率较低时均方根(RMS)噪声为1.1 µV。内部时钟频率可以使用系数2、 4或8进行分频,从而可以降低功耗。更新速率、截止频率和建立时间与时钟频率成比例变化。这款器件采用2.5 V至5.25 V电源供电,工作电压为3 V时,最大功耗为225 µW,采用10引脚MSOP封装。

    标签: ad7790 adc 芯片

    上传时间: 2021-10-25

    上传用户:得之我幸78

  • PCB设计中3W原则20H原则和五五原则都是什么

    3W原则在PCB设计中为了减少线间串扰,应保证线间距足够大,当线中心间距不少于3倍线宽时,则可保持大部分电场不互相干扰,这就是3W规则。3W原则是指多个高速信号线长距离走线的时候,其间距应该遵循3W原则,例如时钟线,差分线,视频、音频信号线,复位信号线及其他系统关键电路需要遵循3W原则,而并不是板上所有的布线都要强制符合3W原则。 满足3W原则能使信号间的串扰减少70%,而满足10W则能使信号间的串扰减少近98%。 3W原则虽然易记,但要强调一点,这个原则成立是有先前条件的。从串扰成因的物理意义考量,要有效防止串扰,该间距与叠层高度、导线线宽相关。对于四层板,走线与参考平面高度距离(5~10mils),3W是够了;但两层板,走线与参考层高度距离(45~55mils),3W对高速信号走线可能不够。3W原则一般是在50欧姆特征阻抗传输线条件下成立。一般在设计过程中因走线过密无法所有的信号线都满足3W的话,我们可以只将敏感信号采用3W处理,比如时钟信号、复位信号。

    标签: pcb

    上传时间: 2021-11-08

    上传用户:wangshoupeng199