高性能、低功耗的8 位AVR® 微处理器 • 先进的RISC 结构
高性能、低功耗的8 位AVR® 微处理器 • 先进的RISC 结构,JTAG 接口( 与IEEE 1149.1 标准兼容)...
高性能、低功耗的8 位AVR® 微处理器 • 先进的RISC 结构,JTAG 接口( 与IEEE 1149.1 标准兼容)...
ARM7硬件说明与开发 The ARM7 is a low-power, general purpose 32-bit RISC microprocessor macrocell for use i...
advanced digital design with the verilog hdl...
我收藏的北京大学的verilog的PPT,希望对大家有用,这是1-9章,随后上传剩下的...
16位加法器的流水线计算,verilog代码,用于FPGA平台。...
Viterbi算法的Verilog源代码。...
SPI协议的VHDL/Verilog语言实现。...
龙芯2E处理器用户手册 中国科学院计算技术研究所 意法半导体公司 2006年 9 月 龙芯2E处理器是一款实现64位MIPS III 指令集的通用RISC处理器。龙芯2E的指 令流水线每个时钟周...
曼码解码的Verilog代码.可以多平台运行,此是第一部分,共四部分....
此是进行循环冗余效验的Verilog编码,适合多种标准,如CRC16...