用Verilog写的cordic相位鉴别,采用8级的流水线的硬件设计,适合感兴趣的学习者学习,可以提高自己的能力,大家可以多交流哈
标签: verilog
上传时间: 2022-05-16
上传用户:fliang
verilog 写的硬件示波器设计检测频率为1K~10KHz,适合感兴趣的学习者学习,可以提高自己的能力,大家可以多交流哈
上传时间: 2022-05-16
上传用户:默默
采用用verilog语言编写的全数字锁相环的源代码,适合感兴趣的学习者学习,可以提高自己的能力,大家可以多交流哈
标签: verilog
上传时间: 2022-05-22
上传用户:
EMIF接口调试代码,使用的是Verilog语言,FPGA与DSP通信,测试成功.
上传时间: 2022-06-27
上传用户:
使用Basys2开发板,Verilog语言,外接PS2键盘,来实现电子琴的发音及歌曲演奏.rar
标签: verilog
上传时间: 2022-06-28
上传用户:
TMS320C67系列EMIF与异步FIFO存储器的接口设计
标签: tms320c67 emif 异步fifo存储器 接口
上传时间: 2022-07-08
上传用户:
目前,在电压互感器设计中,虽有人进行过可靠性设计利优化设计方面的研究,但采用的方法仍为传统方法.本文采用现代设计方法,它将有限元分析、可靠性设计技术利优化设计技术有机的结合起来,因此采用现代设计方法得到的方案比利用传统设计方法设计出的方案更加经济合理.首先,本文简单介绍了电压互感器的原理,描述了电压互感器的分类、基本参数和误差分析.第二,本文研究了电磁场有限元分析原理,介绍了麦克斯韦方程和电磁场微分方程.本文采用大型通用有限元分析软件ANSYS对电压互感器进行二维电磁场有限元分析,对电压互感器建立了有限元数学模型和网格剖分,对有限元模型加载了边界条件并进行了求解.研究了二维磁场分析单元PLANE53单元利电路模拟单元CIRCU124单元的特点及使用方法.第三,对电压互感器的瓷套部分进行了可靠性设计.瓷套所受的弯曲负荷应力很多,主要包括:风力负荷产生的弯曲应力,地震负荷产生的弯曲应力,产品运输中倾斜产生的弯曲应力.本文研究了瓷套的应力分布的确定方法,将多种应力叠加在一起,推出了应力分布参数的计算公式.瓷套的应力、强度利各设计变量均可认为服从正态分布,在设计时作为正态分布变量处理.本文应用应力-强度干涉理论,对电压互感器瓷套的可靠性设计方法进行了研究.第四,研究了ANSYS软件的优化设计模块,研究了采用ANSYS软件进行优化设计的步骤和优化工具及方法.利用ANSYS软件的参数化设计语言与其OPT模块,实现了有限元数值计算与优化设计的有机结合.并以额定一次电压35KV,额定二次电压100V,额定频率50HZ的电压互感器为例,进行了有限元分析计算利优化设计.根据电压互感器产品设计的实际情况,确定设计变量为绕组导线规格和铁心结构尺寸.优化循环结束以后,可以选择列出所有参数的数值,也可以只列出优化变量,可以用图显示指定的参数随序列号的变化情况,通过多方案的比较,得到最优方案.将现代设计方法应用于生产厂家,可节省研究开支,大大缩短开发周期,减少计算误差,减少试验费用,降低成本,提高产品的可靠性,因此本项目的研究具有良好的经济效益和社会效益.
上传时间: 2013-06-10
上传用户:tuilp1a
高速、高精度已经成为伺服驱动系统的发展趋势,而位置检测环节是决定伺服系统高速、高精度性能的关键环节之一。光电编码器作为伺服驱动系统中常用的检测装置,根据结构和原理的不同分为增量式和绝对式。本文从原理上对增量式光电编码器和绝对式光电编码器做了深入的分析,通过对比它们的特性,得出了绝对式光电编码器更适合高速、高精度伺服驱动系统的结论。 绝对式光电编码器精度高、位数多的特点决定其通信方式只能采取串行传输方式,且由相应的通信协议控制信息的传输。本文首先针对编码器主要生产厂商日本多摩川公司的绝对式光电编码器,深入研究了通信协议相关的硬件电路、数据帧格式、时序等。随后介绍了新兴的电子器件FPGA及其开发语言硬件描述语言Verilog HDL,并对基于FPGA的绝对式编码器通信接口电路做了可行性的分析。在此基础上,采用自顶向下的设计方法,将整个接口电路划分成发送模块、接收模块、序列控制模块等多个模块,各个模块采用Verilog语言进行描述设计编码器接口电路。最终的设计在相关硬件电路上实现。最后,通过在TMS320F2812伺服控制平台上编写的硬件驱动程序验证了整个设计的各项功能,达到了设计的要求。
上传时间: 2013-07-11
上传用户:snowkiss2014
本文主要介绍了基于FPGA的无线信道盲均衡器的设计与实现,在算法上选择了比较成熟的DDLMS和CMA相结合的算法,结构上采用四路正交FIR滤波器模型.在设计的过程中我们采取了用MATLAB进行算法仿真,VerilogHDL语言进行FPGA设计的策略.在硬件描述语言的设计流程中,信道盲均衡器运用了Top-Down的模块化设计方法,大大缩短了设计周期,提高了系统的稳定性和可扩展性.测试结果表明均衡器所有的性能指标均达到预定目标,且工作性能良好,均衡效果较为理想,能够满足指标要求.本课题所设计和实现的信道盲均衡器,为FPGA芯片设计技术做了有益的探索性尝试,对今后无线通信系统中的单芯片可编程系统(SOPC)的设计运用有着积极的借鉴意义.
上传时间: 2013-07-11
上传用户:lwwhust
电力线通信技术利用分布广泛的低压电力线作为通信信道,实现internet高速互连,为用户提供互联网访问、视频点播等服务,形成包括电力在内的“四网合一”,目前正受到人们的关注。利用该技术,可以在居民区内建立宽带接入网,也可以利用遍布家庭各个房间的电源插座组成家庭局域网。但是电力线是传输电能的,因此通过电力线传输数据有许多的问题需要解决。 OFDM(正交频分复用)技术是实现电力线通信的一项热门技术。OFDM采用添加循环前缀的技术,能有效地降低ICI(信道间干扰)和ISI(码间干扰)。同时通过使用正交的子信道,大大提高了频谱资源利用率。FPGA作为可编程逻辑器件,具有设计时间短、投资少、风险小的特点,而且可以反复修改,反复编程,直到完全满足需要,具有其他方式无可比拟的方便性和灵活性,能够加速数字系统的研发速度。本文着重研究了OFDM同步技术在FPGA上的实现。本论文主要是在项目组工作的基础上构造双路信号数据纠正算法流程,提出最佳采样点与载波相位估计算法,完善中各个子模块算法的硬件设计流程。内容安排如下:第一章介绍OFDM(正交频分复用)技术的发展历史、技术原理。第二章介绍了PLD的分类、工艺和结构特点,以及FPGA的开发环境、开发流程和Verilog语言的特点。第三章对OFDM系统的同步模块进行详细的阐述。第四章是OFDM同步算法的在FPGA上的实现,对各个子模块进行仿真,给出了仿真波形图和系统性能分析。最后,第五章总结了全文的工作,对OFDM技术的实现需要进一步完善的方面与后续工作进行了探讨。
上传时间: 2013-04-24
上传用户:hgy9473