EDA中常用模块VHDL程序,不同时基的计数器由同一个外部是中输入时必备的分频函数。分频器FENPIN1/2/3(50分频=1HZ,25分频=2HZ,10分频=5HZ。稍微改变程序即可实现)
上传时间: 2015-03-22
上传用户:498732662
EDA常用计数函数VHDL程序设计,减法计数器:可预置数:
上传时间: 2014-01-05
上传用户:wxhwjf
I2C控制核设计,由VHDL语言编写,使普通I/O端口实现I2C性能
上传时间: 2013-12-13
上传用户:kiklkook
把源文件拷贝入code.txt,运行此程序后,所得软件在code.txt中
上传时间: 2015-03-23
上传用户:lepoke
VHDL实现ALU的源代码,并且提供了一个详细的testbench!
上传时间: 2013-11-29
上传用户:yyyyyyyyyy
Verilog&Vhdl混语言对SDRAM的控制源代码,提供了很好的例子,顶层文件为sdrm.v!
上传时间: 2015-03-23
上传用户:黑漆漆
RSA MD5 VISUAL C++ SOURCE CODE v1.2 - Visual C++ implementation of the RSA MD5 message digest algorithm. Calculates a 32byte checksum for any data sequence. Developed by Langfine Ltd. Note, RSA copyright notices must be adhered to - see the source code for details.Released November 2001
标签: implementation RSA MD5 message
上传时间: 2015-03-23
上传用户:saharawalker
用VHDL语言编写的三人表决器,多数服从少数,或者一致通过。
上传时间: 2014-01-11
上传用户:cc1915
How to use InternetStatus.dll get the internet stautus? use the code as list in the Delphi Application code editing region
标签: the InternetStatus Applicati use
上传时间: 2015-03-24
上传用户:zhuimenghuadie
用VHDL写的数字锁相环程序 pll.vhd为源文件 pllTB.vhd为testbench
上传时间: 2014-01-20
上传用户:zwei41