基于FPGA设计的SDram读写测试实验Verilog逻辑源码Quartus工程文件+文档说明,DRAM选用海力士公司的 HY57V2562 型号,容量为的 256Mbit,采用了 54 引脚的TSOP 封装, 数据宽度都为 16 位, 工作电压为 3.3V,并丏采用同步接口方式所有的信号都是时钟信号。FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。timescale 1ps/1psmodule top(input clk,input rst_n,output[1:0] led,output SDram_clk, //SDram clockoutput SDram_cke, //SDram clock enableoutput SDram_cs_n, //SDram chip selectoutput SDram_we_n, //SDram write enableoutput SDram_cas_n, //SDram column address strobeoutput SDram_ras_n, //SDram row address strobeoutput[1:0] SDram_dqm, //SDram data enable output[1:0] SDram_ba, //SDram bank addressoutput[12:0] SDram_addr, //SDram addressinout[15:0] SDram_dq //SDram data);parameter MEM_DATA_BITS = 16 ; //external memory user interface data widthparameter ADDR_BITS = 24 ; //external memory user interface address widthparameter BUSRT_BITS = 10 ; //external memory user interface burst widthparameter BURST_SIZE = 128 ; //burst sizewire wr_burst_data_req; // from external memory controller,write data request ,before data 1 clockwire wr_burst_finish; // from external memory controller,burst write finish
标签:
fpga
SDram
verilog
quartus
上传时间:
2021-12-18
上传用户: