关于FPGA流水线设计的论文\r\nThis work investigates the use of very deep pipelines for\r\nimplementing circuits in FPGAs, where each pipeline\r\nstage is limited to a single FPGA logic element (LE). The\r\narchitecture and VHDL design of a parameterized integer\r\na
上传时间: 2013-09-03
上传用户:wl9454
基于FPGA的usb程序,采用VHDL语言编写。\r\n开发环境为ISE或者MAXPLUS2。
上传时间: 2013-09-03
上传用户:libenshu01
常用键盘消抖模块——VHDL源程序!!!对vhdl编程的人具有很大的帮助,不可不看 \r\n
上传时间: 2013-09-03
上传用户:hzakao
基于FPGA的串行通信UART控制器,采用VHDL语言编写,包含多个子模块。\r\n在ISE或FPGA的其它开发环境下新建一个工程,然后将文档中的各个模块程序添加进去,即可运行仿真。源程序已经过本人的仿真验证。
上传时间: 2013-09-03
上传用户:xieguodong1234
波特率发生器的设计,这里是实现上述功能的VHDL源程序,供大家学习和讨论。\r\n
上传时间: 2013-09-04
上传用户:mhp0114
数控振荡器的频率控制字寄存器、相位控制字寄存器、累加器和加法器可以用VHDL语言描述,集成在一个模块中,提供VHDL源程序供大家学习和讨论。\r\n
上传时间: 2013-09-04
上传用户:a471778
JTAG CPLD实现源代码,比用简单并口调试器快5倍以上。\r\n以前总觉得简单的并口jtag板速度太慢,特别是调试bootloader的时候,简直难以忍受。最近没什么事情,于是补习了几天vhdl,用cpld实现了一个快速的jtag转换板。cpld用epm7128stc100-15,晶振20兆,tck频率5兆。用sjf2410作测试,以前写50k的文件用时5分钟,现在则是50秒左右。tck的频率还可以加倍,但是不太稳定,而且速度的瓶颈已经不在tck这里,而在通讯上面了。\r\n
上传时间: 2013-09-04
上传用户:LANCE
Allegro 是一套功能强大,但相对的也\r\n是一套相当复杂的系统
上传时间: 2013-09-04
上传用户:dysyase
半整数分频器电路的VHDL源程序,供大家学习和讨论。\r\n
上传时间: 2013-09-04
上传用户:fdfadfs
无沦是用离散逻辑、可编程逻辑,还是用全定制硅器件实现的任何数字设计,为了成功地操\r\n作,可靠的时钟是非常关键的。设计不良的时钟在极限的温度、电压或制造工艺的偏差情况下将\r\n导致错误的行为,并且调试困难、花销很大。 在设计PLD/FPGA时通常采用几种时钟类型。时钟可\r\n分为如下四种类型:全局时钟、门控时钟、多级逻辑时钟和波动式时钟。多时钟系统能够包括上\r\n述四种时钟类型的任意组合。
上传时间: 2013-09-04
上传用户:yelong0614