ASK调制与解调VHDL程序及仿真 \r\nFSK调制与解调VHDL程序及仿真\r\nPSK调制与解调VHDL程序及仿真\r\n基带码发生器程序设计与仿真\r\n频率计程序设计与仿真
上传时间: 2013-09-05
上传用户:edward_0608
Cadence 的中文使用手册。作为流行的EDA 工具之一Cadence 一直以来都受到了广大EDA 工程师\r\n的青睐然而Cadence 的使用之繁琐又给广大初学者带来了不少麻烦作为\r\n一位过来人本人对此深有体会本着为初学者抛砖引玉的目的本人特意编\r\n写了这本小册子将自己数年来使用Cadence 的经验加以总结但愿会对各位\r\n同行有所帮助本册子的本意在于为初学者指路故不会对个别工具进行很详\r\n细的介绍只是对初学者可能经常使用的一些工具加以粗略的介绍其中可能\r\n还请各位同行加以指正
上传时间: 2013-09-05
上传用户:jrsoft
这个是一个不错的cadence教程\r\n 这个是一个不错的cadence教程\r\n这个是一个不错的cadence教程
上传时间: 2013-09-05
上传用户:zhulei420
16位计数器的设计,这里是实现上述功能的VHDL源程序,供大家学习和讨论。\r\n
上传时间: 2013-09-05
上传用户:weiwolkt
本书所要介绍的就是Cadence 公司所出品的Allegro Layout 软件工具,书中每\r\n个章节的出现顺序系按照实际的电路板设计流程而编排,而每一个章节又按照下\r\n列的方式编排,以期让使用者可以较快地进入使用状况
上传时间: 2013-09-05
上传用户:13162218709
VERILOG HDL 实际工控项目源码\r\n开发工具 altera quartus2
上传时间: 2013-09-05
上传用户:youmo81
工作原理:\r\n 脉冲输入,记录30个脉冲的间隔时间(总时间),LED显示出来,牵涉到数码管的轮流点亮,以及LED的码。输入端口一定要用个\r\n74LS14整一下,图上没有。数码管使用共阴数码管。MAXPLUS编译。\r\n测试时将光电门的信号端一块连接到J2口的第三管脚,同时第一管脚为地,应该与光电门的地连接(共地)。\r\n开始测试:\r\n 按下按键,应该可以见到LED被点亮,指示可以开始转动转动惯量盘,等遮光片遮挡30次光电门后,\r\n LED熄灭,数码管有数字显示,此为时间值,单位为秒,与
上传时间: 2013-09-05
上传用户:123454
利用FPGA实现的可编程综合采样器\r\nAProgrammableIntegratedSamplerUsingFPGA
上传时间: 2013-09-06
上传用户:z754970244
鼠标例程\r\n\r\ninstall_mouse \r\nremove_mouse \r\nmouse_x \r\nmouse_y \r\nmouse_b \r\nmouse_pos \r\nshow_mouse \r\nscare_mouse \r\nunscare_mouse \r\nfreeze_mouse_flag \r\nposition_mouse \r\nset_mouse_range \r\nset_mouse_speed \r\nset_mouse_sprite \r\nset_mou
上传时间: 2013-09-06
上传用户:siguazgb
在Allegro中等长设置的高级应用\r\n――Memory部分等长设置
上传时间: 2013-09-06
上传用户:VRMMO