Thepredecessorvolumeofthisbookwaspublishedin1996.Intheyears since then, some things have changed and some have not. Two of the things that have not changed are the desire for better models and faster simulations. I performed the original simulations on my “hyperfast” 133-MHz computer! At the time, I thought if I could just getafastercomputer,allofourSPICEproblemswouldbehistory,right? TodayIamsimulatingonacomputerthathasa2.6-GHzprocessorwith 512 MB of RAM, and I would still say that simulations run too slow. The computer technology has evolved, but so have the models. In 1996 wewereperformingsimulationson100-kHzpowerconverters,whereas today I routinely see 1- and 2-MHz power converters.
标签: Switch-Mode Simulation Supply Power
上传时间: 2020-06-07
上传用户:shancjb
NUC980 是新唐推出的工业控制物联网系列处理器. NUC980 系列采用 ARM926EJ-S 核心,执行速度高达 300 MHz ,有 LQFP64、LQFN128、LQFN216 3 种封装,堆迭 64 MB 或 128 MB DDR-II 记忆体于同一封装。该文档是 nuc980 硬件设计手册,包含如下内容:1、NUC980 电源部分电路设计2、NUC980 复位部分电路设计3、NUC980 上电、下电时序4、时钟电路设计5、EBI(外部总线接口)、ADC、USB、网络、摄像头、QSPI、CAN、SPI、I2S、uart等外设原理图、layout 设计。文件末尾还有参考设计原理图
上传时间: 2021-10-27
上传用户:默默
使用片式磁珠和片式电感的原因:是使用片式磁珠还是片式电感主;要还在于应用。在谐振电路中需要使用片式电感。而需要消除不需要的EMI噪声时,使用片式磁珠是最佳的选择。 磁珠是用来吸收超高频信号,象-一些RF电路,PLL,振荡电路,含超高频存储器电路(DDRSDRAM,RAMBUS等)都需要在电源输入部分加磁珠。而电感是一种蓄能元件,用在LC振荡电路,中低频的滤波电路等,其应用频率范围很少超过错50MHZ。 磁珠专用于抑制信号线、电源线上的高频噪声和尖峰干扰,还具有吸收静电脉冲的能力。磁珠的功能主要是消除存在于传输线结构(PCB电路)中的RF噪声,RF能量是叠加在直流传输电平上的交流正弦波成分,直流成分是需要的有用信号,而射频RF能量却是无用的电磁干扰沿着线路传输和辐射(EMI)。要消除这些不需要的信号能量,使用片式磁珠扮演高频电阻的角色(衰减器),该器件允许直流信号通过,而滤除交流信号。通常高频信号为30MHz以上,然而,低频信号也会受到片式磁珠的影响
标签: pcb
上传时间: 2021-11-06
上传用户:xsr1983
CD40系列CD45系列集成芯片DATASHEET数据手册170个芯片技术手册资料合集:4000 CMOS 3输入双或非门1反相器.pdf4001 CMOS 四2输入或非门.pdf4002 CMOS 双4输入或非门.pdf4006 CMOS 18级静态移位寄存器.pdf4007 CMOS 双互补对加反相器.pdf4008 CMOS 4位二进制并行进位全加器.pdf4009 CMOS 六缓冲器-转换器(反相).pdf4010 CMOS 六缓冲器-转换器(同相).pdf40100 CMOS 32位双向静态移位寄存器.pdf40101 CMOS 9位奇偶发生器-校验器.pdf40102 CMOS 8位BCD可预置同步减法计数器.pdf40103 CMOS 8位二进制可预置同步减法计数器.pdf40104 CMOS 4位三态输出双向通用移位寄存器.pdf40105 CMOS 先进先出寄存器.pdf40106 CMOS 六施密特触发器.pdf40107 CMOS 2输入双与非缓冲-驱动器.pdf40108 CMOS 4×4多端寄存.pdf40109 CMOS 四三态输出低到高电平移位器.pdf4011 CMOS 四2输入与非门.pdf40110 CMOS 十进制加减计数-译码-锁存-驱动.pdf40117 CMOS 10线—4线BCD优先编码器.pdf4012 CMOS 双4输入与非门.pdf4013 CMOS 带置位-复位的双D触发器.pdf4014 CMOS 8级同步并入串入-串出移位寄存器.pdf40147 CMOS 10线—4线BCD优先编码器.pdf4015 CMOS 双4位串入-并出移位寄存器.pdf4016 CMOS 四双向开关.pdf40160 CMOS 非同步复位可预置BCD计数器.pdf40161 CMOS 非同步复位可预置二进制计数器.pdf40162 CMOS 同步复位可预置BCD计数器.pdf40163 CMOS 同步复位可预置二进制计数器.pdf4017 CMOS 十进制计数器-分频器.pdf40174 CMOS 六D触发器.pdf40175 CMOS 四D触发器.pdf4018 CMOS 可预置 1分N 计数器.pdf40181 CMOS 4位算术逻辑单元.pdf40182 CMOS 超前进位发生器.pdf4019 CMOS 四与或选译门.pdf40192 CMOS 可预制四位BCD计数器.pdf40193 CMOS 可预制四位二进制计数器.pdf40194 CMOS 4位双向并行存取通用移位寄存器.pdf4020 CMOS 14级二进制串行计数-分频器.pdf40208 CMOS 4×4多端寄存器.pdf4021 CMOS 异步8位并入同步串入-串出寄存器.pdf4022 CMOS 八进制计数器-分频器.pdf4023 CMOS 三3输入与非门.pdf4024 CMOS 7级二进制计数器.pdf4025 CMOS 三3输入或非门.pdf40257 CMOS 四2线-1线数据选择器-多路传输.pdf4026 CMOS 7段显示十进制计数-分频器.pdf4027 CMOS 带置位复位双J-K主从触发器.pdf4028 CMOS BCD- 十进制译码器.pdf4029 CMOS 可预制加-减(十-二进制)计数器.pdf4030 CMOS 四异或门.pdf4031 CMOS 64级静态移位寄存器.pdf4032 CMOS 3位正逻辑串行加法器.pdf4033 CMOS 十进制计数器-消隐7段显示.pdf4034 CMOS 8位双向并、串入-并出寄存器.pdf4035 CMOS 4位并入-并出移位寄存器.pdf4038 CMOS 3位串行负逻辑加法器.pdf4040 CMOS 12级二进制计数-分频器.pdf4041 CMOS 四原码-补码缓冲器.pdf4042 CMOS 四时钟控制 D 锁存器.pdf4043 CMOS 四三态或非 R-S 锁存器.pdf4044 CMOS 四三态与非 R-S 锁存器.pdf4045 CMOS 21位计数器.pdf4046 CMOS PLL 锁相环电路.pdf4047 CMOS 单稳态、无稳态多谐振荡器.pdf4048 CMOS 8输入端多功能可扩展三态门.pdf4049 CMOS 六反相缓冲器-转换器.pdf4050 CMOS 六同相缓冲器-转换器.pdf4051 CMOS 8选1双向模拟开关.pdf4051,2,3.pdf4052 CMOS 双4选1双向模拟开关.pdf4053 CMOS 三2选1双向模拟开关.pdf4054 C
上传时间: 2021-11-09
上传用户:kent
ADF4351 PLL初始化模块, 带液晶OLED模块
上传时间: 2021-11-12
上传用户:
黑金CYCLONE4 EP4CE6F17C8 FPGA开发板ALTIUM设计硬件工程(原理图+PCB+AD集成封装库),Altium Designer 设计的工程文件,包括完整的原理图及PCB文件,可以用Altium(AD)软件打开或修改,可作为你产品设计的参考。集成封装器件型号列表:Library Component Count : 50Name Description----------------------------------------------------------------------------------------------------1117-3.3 24LC04B_0 4148 BAV99 CAP NP_Dup2CAP NP_Dup2_1 CAP NP_Dup2_2CP2102_0 C_Dup1 C_Dup1_1C_Dup2 C_Dup3 C_Dup4 C_Dup4_1 Circuit Breaker Circuit BreakerConnector 15 Receptacle Assembly, 15-Pin, Sim Line ConnectorDS1302_8SO EC EP4CE6F17C8 Cyclone IV Family FPGA, 2V Core, 179 I/O Pins, 2 PLLs, 256-Pin FBGA, Speed Grade 8, Commercial GradeEP4CE6F17C8_1 Cyclone IV Family FPGA, 2V Core, 179 I/O Pins, 2 PLLs, 256-Pin FBGA, Speed Grade 8, Commercial GradeFuse 2 FuseHEX6HY57651620/SO_0 Header 2 Header, 2-PinHeader 9X2 Header, 9-Pin, Dual rowINDUCTOR JTAG-10_Dup1 KEYB LED LED_Dup1 M25P16-VMN3PB 16 Mb (x1) Automotive Serial NOR Flash Memory, 75 MHz, 2.7 to 3.6 V, 8-pin SO8 Narrow (MN), TubeMHDR2X20 Header, 20-Pin, Dual rowMiniUSBB OSCPNP R RESISTOR RN RN_Dup1 R_Dup1 R_Dup2 R_Dup3 R_Dup5R_Dup6 SD SPEAKERSRV05-4SW KEY-DPDT ZTAbattery
标签: 黑金 cyclone4 ep4ce6f17c8 fpga
上传时间: 2021-12-22
上传用户:
STM32L053C8T6数据手册Features • Ultra-low-power platform – 1.65 V to 3.6 V power supply – -40 to 125 °C temperature range – 0.27 µA Standby mode (2 wakeup pins) – 0.4 µA Stop mode (16 wakeup lines) – 0.8 µA Stop mode + RTC + 8 KB RAM retention – 139 µA/MHz Run mode at 32 MHz – 3.5 µs wakeup time (from RAM) – 5 µs wakeup time (from Flash) • Core: ARM® 32-bit Cortex®-M0+ with MPU – From 32 kHz up to 32 MHz max. – 0.95 DMIPS/MHz • Reset and supply management – Ultra-safe, low-power BOR (brownout reset) with 5 selectable thresholds – Ultralow power POR/PDR – Programmable voltage detector (PVD) • Clock sources – 1 to 25 MHz crystal oscillator – 32 kHz oscillator for RTC with calibration – High speed internal 16 MHz factory-trimmed RC (+/- 1%) – Internal low-power 37 kHz RC – Internal multispeed low-power 65 kHz to 4.2 MHz RC – PLL for CPU clock • Pre-programmed bootloader – USART, SPI supported • Development support – Serial wire debug supported • Up to 51 fast I/Os (45 I/Os 5V tolerant) • Memories – Up to 64 KB Flash with ECC – 8KB RAM – 2 KB of data EEPROM with ECC – 20-byte backup register
标签: stm32l053c8t6
上传时间: 2022-02-06
上传用户:
经典IC设计电子书培训教程-数字IC系统设计1102页1.1 IC系统组成概述 IC系统是什么? 对这个问题, 算法设计工程师、 架 构设计工程师、 电路设计工程师、 版图设计工程师会给 出不同的答案。 算法设计工程师说, IC系统是完成特定功能的硬 件。 架构设计工程师说, IC包括控制、 运算、 存储 部分。 电路设计工程师说, 这是加法器、 乘法器、 与非门、 运算放大器、 开关电容等的搭配。 第一章 IC系统设计概述 版图设计工程师说, 它是多边形组成的集合。 这些答案都对。 如果把它们组合起来, 就是一个较为 完备的答案。 图1.1给出了一个常见IC系统组成的示例。 在这个 系统中, 包括如下内容: · 数字部分(可能包括微处理器、 控制电路、 数据通路等); · 模拟部分(可能包括PLL、 A/D、 RF等); · 连线; · I/O PAD; · 存储
标签: ic设计
上传时间: 2022-02-20
上传用户:zhaiyawei
本论文是依托“985”工程超宽带全中频比幅比相测向系统研制项目,在原有经典雷达接收机系统设计方案的基础上,结合测向系统的工作原理和测向要求,采用四通道一次变频超外差设计方案,基于MC和MMC器件分模块设计了一个雷达接收机,并对该接收机的频率源进行了研制论文首先针对该接收机系统的指标要求,进行了系统的变频分析以及链路的指标分配和核算,对接收机进行了系统级设计和功能模块规划。下变频电路是整个接收机系统的主要组成部分。论文选用双平衡混频器,并对下变频电路中各个功能模块,包括耦合电路、低噪声放大电路、混频电路、中频放大电路和中频滤波电路以及其本振信号功分电路和测试信号功分电路进行了设计和测试。在此基础上,还完成了下变频电路的结构布局和电磁兼容设计。频率源已成为雷达接收机系统的乃至整个雷达系统十分关键的技术。论文采用直接数字频率合成器(DDs)和锁相环(PLL)相结合的频率合成方案,完成了频率合成器,包括DDS、PLL以及其基于ARM的控制电路的设计和测试对接收机及其频率源的测试结果表明:系统工作状态正常,基本满足设计要求。21世纪进入高技术兵器时代,武器装备的自动化和智能化是其发展的主要趋势。智能化武器中最为突出的是精确制导和无人机,其精确的探测技术是由一个建立在一定体制上的测向系统完成,因而现代电子战对测向系统的准确性要求越来越高。在众多的测向体制中,比幅比桕测向具有系统设备少、易实现、通道的致性好及抗干扰性高等优点,被广泛使用于电子侦察设备。在这样一个测向系统中,雷达接收机是一个重要的组成部分。雷达(RADAR)词源于美国海军在1940年第二次世界大战中使用的一个保密代号,它是无线电探测和测距(Radio Detection and Ranging)的英文缩写,即用无线电方法发现目标并测定它们在空间的位置,因此雷达也称为“无线电定位”。随着雷达技术的发展,雷达的基本任务不仅仅是从探测目标中提取诸如目标距离,角坐标(方位角和俯仰角),而且还包括测量目标的速度,以及从目标回波中获取更多目标反射特性等方面的信息。
标签: 接收机
上传时间: 2022-03-29
上传用户:slq1234567890
TPA31xxD2系列产品是用于驱动高达100W/2Q的单声道扬声器的立体声高效、数字放大器功率级。TPA3130D2的高效率使得它能够在一个单层印刷电路板(PCB)上实现2x15W而无需外部散热片。TPA3118D2甚至能够在一个双层PCB上在不需要散热片的情况下运行2x30W/8Q。如果需要更高的功率,TPA3116D2在它正面散热垫(PowerPad)上连接一个小型散热片后,运行2x50W/4Q。所有这三个器件共用同一封装,这使得可在不同的功率级范围内使用一个单一PCB。TPA31XXD2高级振荡器/可编程锁相环路(PLL)电路采用一个多重开关频率选项来避免AM干扰;在实现此功能的同时,还有一个主器件/从器件选项,这使得多重器件同步成为可能。TPA31XxD2器件在短路和过热,以及过压、欠压和DC情况下受到完全保护。故障被报告给处理器,从而避免过载情况下对器件造成的损坏。特性·支持多路输出配置-21V时,2x50W被驱动进入一个4Q桥接式(BTL)负载(TPA3116D2)-24V时,2x30W被驱动进入一个8QBTL负载(TPA3118D2)-15V时,2x15W被驱动进入一个8QBTL负载(TPA3130D2)·宽电压范围:4.5V-26V·高效D类操作-大于90%的功率效率与低空闲损失组合在一起大大减少了散热片尺寸-高级调制系统·多重开关频率-AM干扰防止-主器件/从器件同步-高达1.2MHz开关频率·带有高电源抑制比(PSRR)的反馈电源级架构减少了对于PSU的需要·可编程功率限制·差分/单端输入
上传时间: 2022-04-08
上传用户: