三星ARM9-2410例程,包括PLL,SDARM,FLASH等的初始化程序
上传时间: 2013-12-29
上传用户:cainaifa
一种方便的全数字时钟频率转换电路设计,不使用PLL,转换档位多,资源占用少。
上传时间: 2013-12-19
上传用户:a3318966
sbsram的测试程序,包含6713的emif和pll配置,开发环境为CCS
上传时间: 2016-07-17
上传用户:jqy_china
This project allows you to learn communication systems in greater depth. It contains the Simulink files (*.mdl) which are block design files of various communication systems such as AM, DSB-SC, FM, PLL, Data Acquisition, Digital Data Transmission, PCM and Delta Modulation. The idea here is to implement experiments of a traditional communication lab using Simulink. Most of the block diagrams are self explanatory. More information on the systems and their implementation can be found in the word documents included in the lab directories
标签: communication Simulink contains project
上传时间: 2013-12-09
上传用户:lz4v4
DSP启动时接口配置文件,包括DDR,Pll,GPIO等部分
上传时间: 2016-08-10
上传用户:731140412
DSP2808例程。TMS320F2808DSP的各个模块的应用例程,包括SCI,PWM,AD,CAN,PLL等
上传时间: 2013-12-19
上传用户:bibirnovis
1,原创 cyclone 2开发板,希望能对FPGA电子爱好者有一点设计帮助。 2,本PCB可以与开发者自己的PCB实现扩展。 3,注意接口已经提供5v,-5v,+3.3v,+1.2v输出。 4,带一个LED显示器,多路拨动开关,一个复位健。 5,晶振源兼容5种封装,其中一种是支持9v、5W高精度恒温晶振。 6,fpga内部2个PLL相互连接可以实现0-200MHz内任意频率输出。
标签:
上传时间: 2013-11-27
上传用户:wang0123456789
一款用 Rohm BH1415 设计的FM Transmittor,这是8个频点的,PLL控制,切换频道有些讲究
标签: Transmittor Rohm 1415 BH
上传时间: 2016-09-05
上传用户:懒龙1988
尝试做了一个利用WINSOCK控件的自动分包发送机制的东东(VB6.0) 我最终的测试结果如下: 使用约44M的RAR文件(陈辉机器里找的一个什么安装包,不管它...),在陈辉机器上运行客户端,在我机器上运行服务器端,并启动服务. 网络环境是100M局域网,服务器端是INTEL双核本本+2003SP2,客户端是AMD双核台机+XPSP2,使用对联线联机. 传送过程中,峰值速度约45Mb/S,稳定速度约40Mb/S 换算为MB/S就分别约为5.6MB/S与5MB/S 100M局域网理论最高是12.5MB/S,而测试WINDOWS的文件复制,可达10MB/S(80Mb/S),不知道怎么搞的... 这里面还有个问题,就是传输过程中CPU占用严重,达到了20%到40%左右,在单核机器上应该就是40%到 80%了吧...... 代码采用多客户端结构,测试过同时接收多个客户端发送文件,正常接收. BY 嗷嗷叫的老马 http://www.m5home.com 2008-07-29
上传时间: 2016-11-12
上传用户:nanxia
Actel 基本VHDl模块源代码,包括BCD、LCD、PLL等
上传时间: 2016-11-23
上传用户:电子世界